新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > Xilinx 20nm產(chǎn)品細(xì)節(jié)揭秘 搶占20nm FPGA制高點(diǎn)

Xilinx 20nm產(chǎn)品細(xì)節(jié)揭秘 搶占20nm FPGA制高點(diǎn)

—— Xilinx在20nm產(chǎn)品的表現(xiàn)上還將保持領(lǐng)先一代的優(yōu)勢(shì)
作者: 時(shí)間:2013-01-27 來源:EETOP 收藏

  前不久,賽靈思()發(fā)表其20 nm產(chǎn)品路線圖,在之前的28nm產(chǎn)品上,聲稱他們領(lǐng)先競爭對(duì)手一代,落實(shí)了All Programmable器件戰(zhàn)略(、SoC和3D IC),推出了Vivado設(shè)計(jì)環(huán)境和開發(fā)套件,結(jié)合其豐富的IP資源,為市場(chǎng)提供了高性能、低功耗和有利于減少系統(tǒng)/BOM成本的產(chǎn)品。賽靈思公司全球高級(jí)副總裁,亞太區(qū)執(zhí)行總裁湯立人表示,在20nm產(chǎn)品的表現(xiàn)上還將保持領(lǐng)先一代的優(yōu)勢(shì),下一代及第二代SoC和3D IC將與Vivado設(shè)計(jì)套件“協(xié)同優(yōu)化”。

本文引用地址:http://m.butianyuan.cn/article/141434.htm

  據(jù)湯立人介紹, 在28 nm 產(chǎn)品階段, Xilinx 在2011 年第一季度首家發(fā)售了該工藝的 ,其存儲(chǔ)、XCVR 、DSP 性能和集成技術(shù)領(lǐng)先了一代( 較上一代提升1 . 2 倍~ 2 倍) , 功耗比競爭對(duì)手降低25 % ~50 % ; 2011 年第四季度, Xilinx 首家發(fā)售了AllProgrammable SoC(ZYNQ),比競爭對(duì)手早了一年,同時(shí),Xilinx首家發(fā)售了其All Programmable3D IC,到2012年第二季度,該器件無論在原型設(shè)計(jì)還是有線通信方面均已大批量產(chǎn),而競爭對(duì)手的類似芯片當(dāng)時(shí)還處在芯片測(cè)試階段。

  Xilinx在28nm制程上另一個(gè)重要的變革是在2012年第二季度推出了針對(duì)未來十年All Programmable器件的開發(fā)平臺(tái)Vivado , 目前30 % 的28 nm FPGA 和100% 的3D IC 在使用該平臺(tái)進(jìn)行開發(fā)。“與之前的設(shè)計(jì)環(huán)境相比,Vivado將集成階段的設(shè)計(jì)、集成和驗(yàn)證的時(shí)間周期從月減少到周,將實(shí)現(xiàn)階段的規(guī)劃、修改和完成的時(shí)間周期同樣由月降低到周,”湯立人說,“通過Vivado的優(yōu)化,QoR提升了20%。”

  那么, 究竟在20 nm 制程上,Xilinx的產(chǎn)品有哪些演進(jìn)使其保持領(lǐng)先競爭對(duì)手一代的優(yōu)勢(shì)?首先,下一代的8系列All ProgrammableFPGA的性能提高了2倍,功耗降低50%,集成度提高了1.5倍~2倍。新一代FPGA 架構(gòu)的提升可將資源利用率提高到90%以上,而針對(duì)布線能力進(jìn)行精心優(yōu)化的算法則可將設(shè)計(jì)收斂加快4倍。新一代FPGA針對(duì)系統(tǒng)優(yōu)化的高速收發(fā)器具有第二代自適應(yīng)均衡、低抖動(dòng)特性,而且功耗最低,此外,F(xiàn)PGA中的存儲(chǔ)帶寬提高了兩倍,并且大幅提升了數(shù)字信號(hào)處理和內(nèi)置存儲(chǔ)器的性能。這些器件可用于Nx 10G/40G有線網(wǎng)絡(luò)、LTEA無線網(wǎng)絡(luò)的無線L1基帶協(xié)處理,以及下一代系統(tǒng)加速與連接功能等應(yīng)用。同時(shí),在20nm制程上,Xilinx目前正在開發(fā)其第二代SoC和3D IC技術(shù),以及下一代的FPGA技術(shù)。

  第二代All Programmable 3DIC將提供同構(gòu)和異構(gòu)兩種配置,新的3D IC采用二級(jí)3D互聯(lián),提供業(yè)界標(biāo)準(zhǔn)接口, 芯片間帶寬提高了5倍。其邏輯容量擴(kuò)大1.5倍~2倍,收發(fā)器帶寬提高4倍,3D IC內(nèi)廣泛集成的內(nèi)存與Interlaken連接功能、流量管理和數(shù)據(jù)包處理IP完美的結(jié)合在一起。新一代器件采用協(xié)同優(yōu)化設(shè)計(jì)工具,并通過增強(qiáng)型高度可擴(kuò)展的算法、芯片內(nèi)與芯片間路由功能以及自動(dòng)設(shè)計(jì)收斂將集成度提高了兩倍。第二代3D IC適用于Nx100G/400G智能網(wǎng)絡(luò)、機(jī)架頂部數(shù)據(jù)中心交換器和集成度最高的ASIC原型設(shè)計(jì)等應(yīng)用。

  在第二代All ProgrammableSoC方面,采用了異構(gòu)處理內(nèi)核和FPGA混合架構(gòu),增加了處理系統(tǒng)和FPGA架構(gòu)間的帶寬,以加速關(guān)鍵處理功能。新SoC 提供了新一代I /O、收發(fā)器和DDR內(nèi)存接口功能,并提供了新一代模塊級(jí)功耗優(yōu)化,以及先進(jìn)的SoC級(jí)電源管理功能,并在ARM TechCon 2012大會(huì)上宣布的重大提升的基礎(chǔ)上進(jìn)一步增強(qiáng)了安全性。新的SoC 可用于汽車、工業(yè)、科學(xué)、醫(yī)療等應(yīng)用的異構(gòu)無線網(wǎng)絡(luò)射頻、基帶加速與回程、數(shù)據(jù)中心安全設(shè)備和嵌入式視覺等高增長應(yīng)用。

  湯立人表示,Vivado設(shè)計(jì)套件將針對(duì)20nm產(chǎn)品系列進(jìn)一步協(xié)同優(yōu)化, 設(shè)計(jì)人員可以將LUT 利用率提升20%,性能提升3個(gè)速度等級(jí),功耗降低35%。此外,通過更快的分層規(guī)劃、分析布局布線引擎以及快速增量式工程變更通知單(ECO)支持,使整個(gè)設(shè)計(jì)生產(chǎn)力提升4倍。在配合C設(shè)計(jì)流程使用時(shí),驗(yàn)證運(yùn)行時(shí)間縮短至原來的1/100以下,而且利用Vivado 的IP集成器和封裝器實(shí)現(xiàn)IP重用可將集成速度加快4倍~5倍。

  據(jù)悉,Xilinx正同戰(zhàn)略客戶在FPGA方面開展積極協(xié)作,并讓客戶有限度地參與產(chǎn)品定義與技術(shù)相關(guān)文件的環(huán)節(jié)。



關(guān)鍵詞: Xilinx FPGA 20nm

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉