新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的可變長(zhǎng)度移位寄存器優(yōu)化設(shè)計(jì)

基于FPGA的可變長(zhǎng)度移位寄存器優(yōu)化設(shè)計(jì)

作者: 時(shí)間:2011-07-24 來(lái)源:網(wǎng)絡(luò) 收藏
2.1.2 應(yīng)用示例

本文引用地址:http://m.butianyuan.cn/article/150431.htm

  利用Spartan-3系列芯片的一個(gè)CLB(相當(dāng)于8個(gè)基本邏輯單元)就可以構(gòu)成N=128的,如圖5所示。作為對(duì)比,如果不調(diào)整芯片類(lèi)型與結(jié)構(gòu)類(lèi)型的搭配,比如直接采用Altera Cyclone II芯片,按結(jié)構(gòu)A實(shí)現(xiàn)N=128的,則需消耗169個(gè)基本邏輯單元(由Quartus II編譯)。

  

利用Spartan-3系列芯片的一個(gè)CLB就可以構(gòu)成N

  2.2 移位寄存器結(jié)構(gòu)

  通過(guò)移位寄存器結(jié)構(gòu),采用片內(nèi)RAM來(lái)實(shí)現(xiàn)移位寄存器,利用片內(nèi)RAM速度快、數(shù)量大的優(yōu)點(diǎn),直接減少基本邏輯單元的消耗,提高資源利用率。

  2.2.1 實(shí)現(xiàn)原理

  片內(nèi)RAM常見(jiàn)有兩種,一種是分布式RAM(Distributed RAM),如Xilinx Spartan-3的LUT,每個(gè)LUT都可作為16位的RAM使用;另一種是嵌入式塊RAM(Block RAM),如Xilinx Spartan-3的18KB塊RAM、Altera Cyclone II的4KB塊RAM(M4K)。結(jié)構(gòu)A與結(jié)構(gòu)B中,各級(jí)都需要對(duì)本級(jí)節(jié)點(diǎn)的信號(hào)流向進(jìn)行控制,這種形式限制了FPGA嵌入式塊RAM的使用。為此,了結(jié)構(gòu)C——梯級(jí)組合型,如圖6所示,這種結(jié)構(gòu)非常利于采用片內(nèi)RAM來(lái)實(shí)現(xiàn)移位寄存器。

  

梯級(jí)組合型

  分析結(jié)構(gòu)C,梯級(jí)組合型有兩個(gè)要素:一是2:1多路復(fù)用器,每個(gè)都有單獨(dú)的控制位,共n個(gè),而且n〈〈N,二者呈指數(shù)關(guān)系;二是不同的移位寄存器組成的梯級(jí),初級(jí)(第0級(jí))由20=1個(gè)觸發(fā)器組成,第1級(jí)由21=2個(gè)觸發(fā)器鏈接組成,第2級(jí)由22=4個(gè)觸發(fā)器鏈接組成,……,第N級(jí)由2N個(gè)觸發(fā)器鏈接組成。在梯級(jí)組合型的結(jié)構(gòu)中,不需要對(duì)每個(gè)觸發(fā)器的輸入輸出都控制,只需通過(guò)控制位BI對(duì)各個(gè)梯級(jí)的輸入輸出控制就可以實(shí)現(xiàn)分辨率為1的長(zhǎng)度連續(xù)變化,寄存器的長(zhǎng)度N=BN×2N+…+B2×22+B1×21+B0×20.

  例如,對(duì)于最大N=255(控制字為8位)且采用結(jié)構(gòu)C的長(zhǎng)度移位寄存器,要實(shí)現(xiàn)長(zhǎng)度為5的移位寄存器,只需設(shè)置控制字為00000101B即可;要實(shí)現(xiàn)長(zhǎng)度為255的移位寄存器,只需設(shè)置控制字為1111111B即可。由于同一個(gè)梯級(jí)里,除頭尾兩級(jí)外,其他各級(jí)不再有信號(hào)流向控制,且各梯級(jí)觸發(fā)器鏈的長(zhǎng)度為2n,可以方便地利用FPGA嵌入式塊RAM和廠商提供的經(jīng)過(guò)的宏功能模塊來(lái)實(shí)現(xiàn)長(zhǎng)度較大的梯級(jí),從而提高資源利用率。

  2.2.2 應(yīng)用示例

  以Altera Cyclone II[3]的M4K為例,每個(gè)M4K塊RAM有4 608個(gè)存儲(chǔ)位(其中包括512個(gè)奇偶位),操作頻率高達(dá)250MHz,M4K工作于移位寄存器模式時(shí)的結(jié)構(gòu)如圖7所示,數(shù)據(jù)寬度(w)、每段長(zhǎng)度(m)、抽頭數(shù)(n)的關(guān)系可方便地在廠商提供的RAM的移位寄存器宏模塊“altshift_taps”中設(shè)置。當(dāng)w×m×n不大于4 608且w×m不大于36時(shí),消耗一個(gè)M4K和少量基本邏輯單元;當(dāng)不能滿足上述兩項(xiàng)中任意一項(xiàng),開(kāi)發(fā)工具會(huì)自動(dòng)連接多個(gè)M4K.通過(guò)調(diào)整w、m、n的組合,M4K能以多種方式高效實(shí)現(xiàn)結(jié)構(gòu)C的梯級(jí)。

  

M4K工作于移位寄存器模式時(shí)的結(jié)構(gòu)

  例如,構(gòu)造一個(gè)1024位的梯級(jí),可以設(shè)置w=1、m=256、n=4,占用13個(gè)LUT,8個(gè)寄存器,1個(gè)M4K;構(gòu)造一個(gè)4 096位的梯級(jí),可以設(shè)置w=1、m=256、n=16,依然只占用13個(gè)LUT,8個(gè)寄存器,1個(gè)M4K.為進(jìn)一步提高M(jìn)4K的利用率,可以設(shè)置w=32、m=128、n=1,只占用12個(gè)LUT,7個(gè)寄存器,1個(gè)M4K就能得到32個(gè)長(zhǎng)度為128位的移位寄存器段,將這些寄存器段自行連接,用一個(gè)M4K能同時(shí)得到如下的梯級(jí):128位、256位(2段串連)、512位(2段串連)、1024位(8段串連)、2048位(16段串連),最大限度地利用了M4K的RAM資源。

  作為對(duì)比,仍以Altera Cyclone II芯片為例,如果用基本邏輯單元的移位寄存器宏模塊“LPM_SHIFTREG”來(lái)實(shí)現(xiàn)1 024位的梯級(jí)和4096位的梯級(jí),則分別需1 024(256×4)個(gè)LUT和4096(256×16)個(gè)LUT,資源開(kāi)銷(xiāo)較大。可見(jiàn),結(jié)構(gòu)C非常利于實(shí)現(xiàn)可變長(zhǎng)度較長(zhǎng)的移位寄存器。

  可變長(zhǎng)度移位寄存器是非常有用的邏輯結(jié)構(gòu)。對(duì)高速數(shù)據(jù)采集系統(tǒng)觸發(fā)控制單元來(lái)說(shuō),應(yīng)用優(yōu)化后的可變長(zhǎng)度移位寄存器可以提高其信噪比,改善其可靠性和靈活性。另外,采用可變長(zhǎng)度移位寄存器可以減小死區(qū)時(shí)間,從而改善觸發(fā)控制單元重復(fù)觸發(fā)的性能。這些改善在本單位設(shè)備的實(shí)際應(yīng)用中起到了良好的作用。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


技術(shù)專(zhuān)區(qū)

關(guān)閉