新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > ARM核920T性能優(yōu)化之Cache

ARM核920T性能優(yōu)化之Cache

作者: 時間:2011-05-09 來源:網(wǎng)絡(luò) 收藏

程序在執(zhí)行過程中會頻繁的運行小范圍的循環(huán)代碼,而這些循環(huán)又會對數(shù)據(jù)存儲器的局部區(qū)域反復(fù)訪問。

本文引用地址:http://m.butianyuan.cn/article/150785.htm

  同時使用了時間和空間的局部性原理。如果對存儲器的訪問受時間影響,在時間上有連續(xù)性,則這種時間上密集的訪問被稱為時間局部性訪問;如果多次對存儲器的地址訪問相近,則這種空間上鄰近的訪問被稱為空間局部性訪問。

  一.存儲層次:

  

  最頂層:存儲層次的最頂層在處理器內(nèi)核中,該存儲器被稱為寄存器文件。這些寄存器被集成在處理器內(nèi)核中,在系統(tǒng)中提供最快的存儲訪問。

  一級存儲:緊耦合存儲器(TCM),一級cache和主存在這一級。

  二級存儲:輔助存儲器(輔助存儲器),用來存儲正在運行的較大的程序未被使用的部分,或者存放當(dāng)前沒有運行的程序。

  二.寫緩沖器作為臨時緩沖幫助cache釋放存儲空間。

  


上一頁 1 2 下一頁

關(guān)鍵詞: Cache 優(yōu)化 性能 920T ARM

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉