新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的SOC外部組件控制器IP的設(shè)計

基于FPGA的SOC外部組件控制器IP的設(shè)計

作者: 時間:2012-01-30 來源:網(wǎng)絡(luò) 收藏

控制電路(Control Circuit)是lcd_fct 的核心。它控制數(shù)據(jù)輸入寄存器(Data_in Register)、數(shù)據(jù)輸出寄存器(Data_out Register)、狀態(tài)寄存器(State Register)、控制寄存器(Control Register)和時間常數(shù)寄存器(Time Constant Register)??刂齐娐犯鶕?jù)指令標志和時序來操作不同的寄存器,實現(xiàn)lcd_fct 的管理和運行。

數(shù)據(jù)輸入寄存器接受來自MP 的數(shù)據(jù)并根據(jù)需要送數(shù)據(jù)到數(shù)據(jù)輸出寄存器。數(shù)據(jù)輸出寄存器把數(shù)據(jù)通過數(shù)據(jù)線lcd_db 送到LCD 模塊的數(shù)據(jù)總線上。這個數(shù)據(jù)既可能是要顯示的數(shù)據(jù),也可能是指令。

控制寄存器產(chǎn)生操作LCD 的控制信號,如LCD 中選信號(lcd_e)、LCD 內(nèi)部寄存器選擇信號(lcd_rs)和LCD 讀寫信號(lcd_r_w)。

狀態(tài)寄存器在LCD 處于工作下,會產(chǎn)生LCD 繁忙信號(lcd_busy)。這意味著,LCD 此時不會接受其它指令。與其它信號不同,lcd_busy 是發(fā)送給MP 的。

實際上lcd_fct 的運行操作主要是對各種控制、狀態(tài)和數(shù)據(jù)信號進行管理。

4 設(shè)計和仿真

在 lcd_fct 的 設(shè)計中,主要采用的VHDL 語言的程序設(shè)計[7]、MAX Plus-II 仿真以及 和LCD 的實際連接調(diào)試。lcd_fct 的HVDL 設(shè)計框架如下:
Library
Entity lcd_fct is
Port( );
End lcd_fct;
Architecture struct of lcd_fct is
Signal
Constant
Begin
Res: process;
Clk :clk_div;
LCD: process;
Begin
If init then
Initialization;
Elsif clr then
Clear LCD;
Elsif addr then
Write address to LCD RAM;
Elsif data then
Write data to LCD RAM;
End if;
End process;
Us: ustimer;
Ms: mstimer;
End struct;
LCD IP 模塊lcd_fct 的仿真結(jié)果如圖3 所示。在圖中左側(cè)的信號就是lcd_fct 的輸入/
輸出信號。

圖 3 lcd_fct 的功能仿真

當(dāng)把write_e 設(shè)置成高電平時,指令寫入lcd_fct。對于讀寫控制信號lcd_r_w 來說,低電平為寫操作,高電平為讀操作。由于該仿真都是lcd_fct 對LCD 進行寫操作,lcd_r_w 始終為低電平。圖中通過addrin 的變化來代表不同的指令。

在addrin 等于7FFF 時,lcd_db 被賦值01。這意味著LCD 被清屏。當(dāng)addrin 等于7FFE,且data_in 送入31 時,lcd_db 被賦值31,LCD 就會顯示“1”。 Addrin 被設(shè)置成7FFD,且data_in 等于8 時,被顯示的字符將出現(xiàn)在顯示屏的第8 個字符的位置,實現(xiàn)了定位顯示功能。

當(dāng)addrin 被賦值7FFC 時,LCD 被初始化。初始化包括功能設(shè)置、關(guān)閉顯示、打開顯示、清屏、顯示移位和工作方式設(shè)置等操作。

由此可見,只要在 的MP 中加入適當(dāng)?shù)闹噶?,可以對addrin 進行控制, 就可以完成對LCD 的管理。由于本設(shè)計中SOC 的MP 是可重配置MP,添加或修改指令是不存在問題的。仿真表明,lcd_fct 的設(shè)計達到了設(shè)計目標,操作結(jié)果是令人滿意的。一般的LCD 程序控制完成一項操作(如初始化)需要執(zhí)行多條軟件指令。用 設(shè)計的lcd_fct 只要一條指令就能完成相應(yīng)的操作,而且是硬件運行,效率提高了許多倍。

5 結(jié)論

組件的設(shè)計是SOC 設(shè)計的重要組成部分。采用FPGA 是完成組件設(shè)計的有效手段。通過LCD 控制器的設(shè)計和仿真,說明基于FPGA 的組件控制器可以用一條指令完成原來許多條指令才能完成的操作,可以大大提高系統(tǒng)的運行效率。因此,這是一項有意義的工作。

本文作者創(chuàng)新點在于把FPGA 設(shè)計和SOC 的組件控制器聯(lián)系起來,并通過一個具體例子介紹了如何設(shè)計單指令驅(qū)動的組件控制器。


上一頁 1 2 下一頁

關(guān)鍵詞: FPGA SOC 控制器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉