新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA短波差分跳頻信號發(fā)生器的設計與實現(xiàn)

基于FPGA短波差分跳頻信號發(fā)生器的設計與實現(xiàn)

作者: 時間:2011-08-11 來源:網(wǎng)絡 收藏

3 的實現(xiàn)
本設計采用XILINX公司推出的型號為XC4VSX35-10FF66的開發(fā)板,利用XILINX公司提供的開發(fā)工具套件,使用Verilog和VHDL兩種語言編寫完成。
數(shù)字頻率合成子模塊的8個數(shù)字頻率合成器,每個數(shù)字頻率合成單元生成8路不同頻率的數(shù)字載波信號,共可生成64個不同頻率的數(shù)字載波信號,G函數(shù)的頻率控制字與差分頻率對照表如表3所示。

本文引用地址:http://m.butianyuan.cn/article/191074.htm

h.jpg


圖4為基于軟件仿真圖,最下方的信號為輸出的數(shù)字差分跳頻信號,由仿真時間可以看出每經(jīng)過200μs輸出的差分跳頻信號頻率發(fā)生一次變化,即實現(xiàn)跳速為5000hop/s。圖5為數(shù)字差分跳頻信號經(jīng)DA轉換后變?yōu)槟M差分跳頻信號的硬件測試結果,其中(a)為示波器顯示圖,(b)為頻譜分析儀顯示圖。

i.jpg



4 結束語
跳頻通信系統(tǒng)為高速率短波傳輸提供了一種新的方法。差分跳頻體制集調制、解調和跳頻圖案于一體,是一種特殊的調制解調方式,具有數(shù)字化程度高、極易實現(xiàn)高跳速和高數(shù)據(jù)率、抗跟蹤干擾能力強等優(yōu)點。本文在介紹差分跳頻G函數(shù)算法原理基礎之上,對短波差分跳頻信號進行了基于FPGA的整體系統(tǒng)優(yōu)化設計,并分別在軟件和硬件環(huán)境下進行了仿真與實現(xiàn)。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉