新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > ModelSim和QuestaSim功能簡介及應(yīng)用

ModelSim和QuestaSim功能簡介及應(yīng)用

作者: 時間:2010-05-11 來源:網(wǎng)絡(luò) 收藏
是工業(yè)界最優(yōu)秀的語言仿真器,它提供最友好的調(diào)試環(huán)境,是作FPGA、ASIC設(shè)計的RTL級和門級電路仿真的首選。它支持PC和UNIX、LINUX平臺,是單一內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真,編譯仿真速度業(yè)界最快,編譯的代碼與平臺無關(guān),便于保護(hù)IP核,具有個性化的圖形界面和用戶接口,為用戶加快調(diào)試提供強(qiáng)有力的手段。全面支持VHDL和Verilog語言的IEEE 標(biāo)準(zhǔn),以及IEEE VITAL 1076.4-95 標(biāo)準(zhǔn),支持C語言功能調(diào)用, C的模型,基于SWIFT的SmartModel邏輯模型和硬件模型。

支持RTL仿真,門級仿真,時序仿真:

主要特點

本文引用地址:http://m.butianyuan.cn/article/191723.htm

*采用直接編譯結(jié)構(gòu),編譯仿真速度最快;
*單一內(nèi)核無縫地進(jìn)行VHDL和Verilog混合仿真;
*與機(jī)器和版本無關(guān),便于數(shù)據(jù)移植和庫維護(hù);
*與機(jī)器無關(guān)的編譯代碼編于保護(hù)和利用IP;
*簡單易用和豐富的圖形用戶界面,快速全面調(diào)試;
*Tcl/Tk用戶可定制仿真器;
*完全支持VHDL/Verilog國際標(biāo)準(zhǔn),完全支持Verilog 2001;
*支持眾多的ASIC和FPGA廠家?guī)欤?br />*集成的Performance analyzer幫助分析性能瓶頸,加速仿真;
*靈活的執(zhí)行模式,Debug模式可以進(jìn)行高效的調(diào)試,效率模式大幅度提高仿真速度。
*加強(qiáng)的代碼覆蓋率功能Code coverage,能報告出statement 、branch、condition、
* expression、toggle、fsm等多種覆蓋率情況,進(jìn)一步提高了測試的完整性;
*同一波形窗口可以顯示多組波形,并且能進(jìn)行多種模式的波形比較(Wave Compare);
*先進(jìn)的Signal Spy功能,可以方便地訪問VHDL 或者 VHDL 和Verilog 混合設(shè)計中的下層模塊的信號,便于設(shè)計調(diào)試;
*支持加密IP;
*集成的 C調(diào)試器,支持 用C 語言完成測試平臺和模塊;支持64位的OS;

用戶界面:

ModelSim設(shè)計流程:

ModelSim coverage驗證:


上一頁 1 2 下一頁

關(guān)鍵詞: QuestaSim ModelSim

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉