新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的等位移多點(diǎn)采樣硬幣識別研究

基于FPGA的等位移多點(diǎn)采樣硬幣識別研究

作者: 時(shí)間:2009-08-24 來源:網(wǎng)絡(luò) 收藏

由此可計(jì)算出硬幣通過幣道時(shí)的加速度a。設(shè)光電傳感器A距離幣道底部的垂直距離為h;光電傳感器A檢測點(diǎn)掃過硬幣的長度為l。圖5為硬幣的半徑r和h,l的關(guān)系圖。由圖5可得如下公式:

本文引用地址:http://m.butianyuan.cn/article/191954.htm

硬幣的直徑為d=2r,由式(1)~式(6)可得:

式中:h和s是已知的;ta,tb,tc可通過檢測得到。
由此公式,就可通過測量硬幣通過的時(shí)間ta,tb,tc并計(jì)算得到硬幣的直徑d。
2.4 等距離
見圖3,D,E點(diǎn)位置設(shè)在檢測線圈的邊緣,CD間的距離為s。當(dāng)硬幣前沿通過D點(diǎn)時(shí),開始;當(dāng)硬幣后沿通過E點(diǎn)時(shí),停止。為了充分地采集硬幣在各個(gè)位置的參數(shù)信息,采樣點(diǎn)應(yīng)足夠多。在本設(shè)計(jì)中,沿硬幣滾動(dòng)的方向每間隔0.1 mm采樣一次。
檢測線圈和檢測電路組成振蕩器,振蕩頻率既不能太高,也不能太低。在本設(shè)計(jì)中,振蕩頻率為200 kHz(此頻率指硬幣未通過線圈時(shí)的振蕩頻率)。經(jīng)實(shí)際測試,硬幣通過檢測線圈時(shí)的速度范圍為0.1~0.5 m/s??梢?,硬幣通過幣道時(shí)的速度有較大的變化范圍,同一硬幣多次投幣時(shí),通過檢測線圈同一點(diǎn)(比如:A點(diǎn))的速度也有區(qū)別。為了實(shí)現(xiàn)每次投幣采樣時(shí),檢測線圈和硬幣的相對位置都一樣,就必須采取等采樣。當(dāng)硬幣的前沿通過D點(diǎn)時(shí)開始采樣,以硬幣前沿通過D點(diǎn)的時(shí)刻作為采樣時(shí)間的零起始時(shí)刻,每過0.1 mm采樣一次。首先,需要計(jì)算出通過每一個(gè)0.1 mm所需要的時(shí)間t1,t2,t3,…。由于速度越來越快,必定有t1,>t2>t3>…,再每隔t1,t2,t3,…時(shí)間檢測采樣一次。圖6為采樣過程示意圖,tS為采樣時(shí)間。



關(guān)鍵詞: FPGA 位移 多點(diǎn) 采樣

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉