關 閉

新聞中心

EEPW首頁 > 安全與國防 > 設計應用 > 用于金融雙界面芯片的高精度低功耗穩(wěn)壓電路

用于金融雙界面芯片的高精度低功耗穩(wěn)壓電路

作者:馬永旺 何洋 杜鵬程 李振國 胡毅 唐曉柯 時間:2016-11-30 來源:電子產(chǎn)品世界 收藏
編者按:金融雙界面應用中,LDO(Low-dropout Regulator,低壓差線性穩(wěn)壓器)為片內(nèi)數(shù)字電路及主要模擬電路提供電源,高精度LDO可以保證數(shù)字電路及主要模擬電路工作狀態(tài)及功耗穩(wěn)定。為了提高金融雙界面應用中LDO輸出電壓的精度,提出了一種LDO參考電壓上電切換電路。在高壓電源下設計一個不精準的BG(Bandgap帶隙基準)僅用于啟動過程,設計一個高精度BG在LDO的輸出電壓下工作。上電時,LDO首先使用高壓電源域下BG的參考電壓,保證整個啟動過程順利完成,同時關斷POWER管,使低壓工作下的電路不受

作者/ 馬永旺1,2 何洋1,2 杜鵬程1,2 李振國1,2 胡毅1,2 唐曉柯1,2 1.北京智芯微電子科技有限公司 國家電網(wǎng)公司重點實驗室 電力芯片設計分析實驗室(北京 100192) 2.北京智芯微電子科技有限公司 北京市電力高可靠性集成電路設計工程技術研究中心(北京100192)

本文引用地址:http://m.butianyuan.cn/article/201611/340865.htm

摘要:金融雙界面應用中,LDO(Low-dropout Regulator,低壓差線性穩(wěn)壓器)為片內(nèi)數(shù)字電路及主要模擬電路提供電源,高精度LDO可以保證數(shù)字電路及主要模擬電路工作狀態(tài)及功耗穩(wěn)定。為了提高金融雙界面應用中LDO輸出電壓的精度,提出了一種LDO參考電壓。在高壓電源下設計一個不精準的BG(Bandgap帶隙基準)僅用于啟動過程,設計一個在LDO的輸出電壓下工作。上電時,LDO首先使用高壓電源域下BG的參考電壓,保證整個啟動過程順利完成,同時關斷POWER管,使低壓工作下的電路不受的影響,當LDO及完成啟動過程之后,將LDO的參考電壓切換至。測試結果顯示,LDO輸出電壓的隨機失調(diào)有效減小,由傳統(tǒng)結構的±7%左右下降到±3.69%,并且能夠減小芯片面積。

引言

  在金融雙界面芯片的應用中,由于外部的接觸電壓變化范圍很廣(1.62V~5.5V),所以需要使用低壓差線性穩(wěn)壓器(LDO),用于將接觸電壓進行穩(wěn)壓,以提供芯片內(nèi)部的數(shù)字電路及低壓模擬電路使用,LDO輸出電壓的精度直接受到基準源產(chǎn)生的參考電壓精度影響。在傳統(tǒng)實現(xiàn)方式(如圖1所示)中,BG直接做在接觸電壓下,因為接觸電壓的變化范圍比較廣,所以BG需要使用高耐壓晶體管(高壓管)進行設計,高壓管雖然耐壓高,但是缺點也是很明顯的,溝道長度較大,隨機失配大,實現(xiàn)同樣的精度時,高壓管需要更大的面積及功耗。同時,使用高壓管設計的BG產(chǎn)生的參考電壓具有很大的隨機失調(diào),所以也造成了最終LDO產(chǎn)生電源的誤差范圍很大。為了提高電源的精度,減小使用面積,希望能夠?qū)G做在LDO的輸出電壓下。但是,BG為LDO提供參考電壓,而LDO又為BG提供電源,這樣存在一個死循環(huán)。

  本文提出的能夠解決這一問題。在LDO內(nèi)部有一個粗糙的基準源,能夠在上電初始階段,為LDO提供一個粗糙的基準,使得LDO產(chǎn)生電壓,以提供給高精度BG使用,當高精度BG啟動之后,會觸發(fā)切換過程,將LDO所使用的參考電壓,由粗糙的基準源切換至高精度的基準源。

1 電路原理

  由于在金融雙界面應用中,LDO的輸入電壓變化范圍很廣(1.62V~5.5V),而且有可能上電速度非???最快可達到100ns);所以,如果上電就開啟LDO的功率管,會導致高壓直接傳遞到LDO的輸出,而使得LDO后面所接的低壓MOS管擊穿,導致電路失效。

1.1 現(xiàn)有技術分析

  現(xiàn)有技術如圖1所示,BG的電源由接觸電壓直接提供,這樣BG會使用高壓管進行設計,因此,VREF的隨機失調(diào)會非常大,根據(jù)經(jīng)驗,大概會有±7%以上的隨機失調(diào)。很顯然,±7%的誤差使得LDO輸出電源VOUT非常不準確。為了減小面積并提升精度,提出了參考電壓上電切換的解決方法。

1.2 分析

  如圖2所示,將低壓BG做在LDO的輸出電壓VOUT下,這樣就可以使用低壓MOS管獲得更小的面積以及更小的隨機失調(diào)。

  為解決上電時LDO沒有輸入?yún)⒖茧妷旱膯栴},做了一個啟動用的低精度BG,用于提供上電過程中LDO的參考電壓。

  當VCC上電時,啟動BG開始工作,LDO的POWER管初始被關閉,當啟動BG產(chǎn)生的參考電壓及參考電流提供給LDO之后,LDO開始啟動;當VOUT電壓升高到一定電壓之后,會使得低壓BG啟動,產(chǎn)生VREFBG參考電壓;當LDO以及低壓BG均完成啟動過程,會觸發(fā)SW1和SW2開關進行切換,將LDO使用的參考電壓由VREFCS切換成為VREFBG,從而獲得高精度的VOUT電壓。

2 晶體管級電路設計

  上電切換電路主要由兩部分電路構成,分別為切換開關電路以及切換信號產(chǎn)生電路。

  切換開關電路如圖3所示。在上電切換之前,切換信號CTRL為低,將SW1導通,SW2斷開,LDO使用啟動BG產(chǎn)生的不精準的VREFCS參考電壓。當LDO以及低壓BG完成啟動過程之后,切換信號CTRL變?yōu)楦唠娖?,將SW2導通,而將SW1斷開,LDO使用高精度的VREFBG電壓。

  切換信號CTRL的產(chǎn)生電路如圖4所示。M1、M2、 M4、M5和M6構成電流鏡,將輸入的參考電流IBCS進行復制。M3將PMOS管進行二極管連接,A點電壓VA與電源VOUT之間相差Vgsp;VA控制M7的柵極,當VA高于M7的閾值電壓時,M7開啟;M8的柵極由VREFBG控制,當VREFBG高于M8的閾值電壓時,M8管開啟。

  工作過程如下:

  上電后,當LDO啟動,VOUT電壓比較低時,此時低壓BG尚未啟動,VREFBG電壓為低,M7和M8管關斷,B點電壓由M6管充電,從而VB為高,CTRL為低。當 VOUT繼續(xù)上升到高于Vgs3+Vgs7時,M7管開啟;VOUT給低壓BG供電,當?shù)蛪築G啟動,VREFBG升高,從而開啟M8管;所以,當同時滿足兩個條件:(1)VOUT高于Vgs3+Vgs7;(2)VREFBG高于Vgs8。M7和M8同時開啟,將B點拉低,從而導致CTRL的翻轉(zhuǎn),由低電平轉(zhuǎn)換為高電平。

3 測試結果

  電路在和艦 110nm CMOS工藝實現(xiàn),啟動BG和LDO總面積為364μmx334μm,靜態(tài)電流為30μA;

  圖5是常溫以及高低溫情況下,100ns快速上電的測試結果,其中l(wèi)1為電源VCC,l2為LDO輸出的VOUT電壓。

  在VCC快速上電時(100ns時間內(nèi),由0V上升到5V),VOUT電壓并沒有過沖,而是緩慢上升,當VOUT達到一定高度,且低壓BG完成啟動之后,進行了參考電壓的切換過程(圈中所示的時間點),此時,LDO的參考電壓由低壓BG產(chǎn)生的VREFBG提供,具有較高的精度。

  由常溫及高低溫測試結果可知,該電路在抑制了快速上電過程中的過沖現(xiàn)象的同時,利用切換電路,產(chǎn)生了高精度的LDO輸出電壓。

  對111顆芯片進行電壓測試,并進行了統(tǒng)計分析,得出了LDO輸出電壓隨機失調(diào)的結果,如圖6所示。

  將統(tǒng)計結果列表如表1所示。

  可以看到,由于該電路使用低壓BG為LDO提供參考電壓,所以VOUT電壓的隨機失調(diào)比較小,由傳統(tǒng)結構的±7%左右下降到±3.69%,并且能夠減小芯片面積。

4 結論

  本文介紹了一種LDO參考電壓上電切換電路,分析了現(xiàn)有技術的缺陷以及解決方案,并詳細分析了晶體管級的電路實現(xiàn),最終給出了測試結果。測試結果表明,本文所提出的參考電壓切換方案可以在快速上電時避免過沖的情況下,使LDO產(chǎn)生較高精度的輸出電壓,可以滿足金融雙界面應用的需求,并已成功應用在兩顆金融雙界面芯片中。

參考文獻:

  [1]吳穎杰,周巍,于忠臣.高性能片內(nèi)集成CMOS線性穩(wěn)壓器設計[J].電子元器件應用,2009(10):67-70.

  [2]許長喜.低壓低功耗CMOS帶隙電壓基準及啟動電路設計[J].半導體學報, 2005, 26(10):2022-2027.

  [3]PM Gray,RG Meyer.Analysis and design of analog integrated circuits. Fourth edition. John Wiley&sons, Inc, 2001.

  [4]劉簾曦,楊銀堂,朱樟明.基于MOSFET失配分析的低壓高精度CMOS帶隙基準源[J].西安電子科技大學學報:自然科學版, 2005, 32(3):348-352.

  [5] J Torres, M El-Nozahi, A Amer.Low Drop-Out Voltage Regulators: Capacitor-less Architecture Comparison[J].Circuits & Systems Magazine IEEE, 2014,14(2):6-26.

  [6] Ka Nang Leung, Philip K. T. Mok.A Capacitor-Free CMOS Low-Dropout Regulator With Damping-Factor-Control Frequency Compensation[J].IEEE Journal of Solid-State Circuits,2003,38(10):1691-1702.

  [7] Ka Nang Leung, Philip K. T. Mok.A CMOS voltage reference based on weightedV for CMOS low-dropout linear regulators[J].IEEE Journal of Solid-State Circuits, 2003, 38(1):146-150

  [8]劉陽,李強,余昭杰,等.基于0.35μm CMOS的高性能LDO穩(wěn)壓器設計[J].吉林大學學報:信息科學版,2012,30(5):470-474.

  [9] Qadeer Ahmad Khan, Sanjay Kumar Wadhwa, Kulbhushan Misri.Low power startup circuits for voltage and current reference with zero steady state current[J].International Symposium on Low Power Electronics & Design,2003:25--27.


本文來源于中國科技期刊《電子產(chǎn)品世界》2016年第11期第74頁,歡迎您寫論文時引用,并注明出處。



評論


技術專區(qū)

關閉