新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > ARM硬件設計:JTAG引腳和PIO引腳

ARM硬件設計:JTAG引腳和PIO引腳

作者: 時間:2016-12-02 來源:網絡 收藏
JTAG/ICE端口引腳

在帶IEEE1149標準的JTAG/ICE端口的任何ARM處理器中,TDI,TDO,TMS和TCK是最少的引腳。除TDO引腳外的其他所有引腳內部均有大約10KR的上拉電阻

這些引腳用來訪問ARM內核的ICE以進行調試。ATX40X系列在數(shù)字I/O單元不具有邊界掃描特性,因此在此系列中JTAG的邊界掃描特性不能使用。

PIO引腳

1.復用引腳

大多數(shù)的I/O引腳復用為一個或兩個內部設備。這些引腳的大多數(shù)在PIO模式重新安排狀態(tài),舉例來說,對于P21/TXD/NTR1示例來說,不受內部設備驅動。其他一些引腳像地址線A20-A23在外圍模式有他們自己的安排狀態(tài),舉例來說,受EBI驅動。如果這些引腳復位后由不由外圍設備驅動,他們作為通用I/O引腳。

未使用的引腳不用連接但為了避免一些外部異常信號導致的不必要行為和/或內部震蕩導致的額外電流損耗,通常考慮在初始化代碼中設置這些未使用的引腳為輸出模式。這些I/O線在嵌入式微控制器中沒有上拉或下拉電阻。

2.單一功能的PIO引腳

單一功能的PIO引腳不和任何內部設備復用的I/O引腳。缺省狀態(tài),所有I/O引腳在復位后在輸入模式。未使用的I/O引腳可以不連接,但要在初始化代碼中設置為輸出模式。這些I/O線在嵌入式微控制器中沒有上拉或下拉電阻。


評論


技術專區(qū)

關閉