NEC V850 之 系統(tǒng)時(shí)鐘及內(nèi)部設(shè)備時(shí)鐘
下面開(kāi)始正題,V850的時(shí)鐘還是比較饒人的,需要仔細(xì)的去讀datasheet,另外我到現(xiàn)在還有無(wú)法理解的地方在datasheet上面。下圖是系統(tǒng)時(shí)鐘的框圖:(紅色的圈里就是不理解的地方,不知道在哪個(gè)地方設(shè)置)
本文引用地址:http://m.butianyuan.cn/article/201612/325099.htm代碼出處 system.c
void SystemClkInit( void )
{
unsigned char psval = 0;
VSWC = CG_VSWC_VALUE; // 設(shè)置 內(nèi)部外圍功能控制寄存器 值為17
/* Set main system clock */
OSTS = CG_OSCSTAB_SEL16; // 設(shè)置 晶振穩(wěn)定時(shí)間選擇寄存器 值為0x06(2^16/fx),為下面檢測(cè)OSTC做準(zhǔn)備
psval = CG_CPUCLK_MAINFEEDBACK | CG_CPUCLK_SUBNOTFEED | CG_CPUCLK_MAINENABLE;
PRCMD = psval;
PCC = psval; // 設(shè)置 MCU時(shí)鐘控制寄存器 值為0x80,禁止子時(shí)鐘振蕩器,使能主時(shí)鐘振蕩器
while (!(OSTC || 0x00)) // 檢測(cè) 晶振穩(wěn)定時(shí)間狀態(tài)寄存器 的最低為是不是為1(晶振震蕩以穩(wěn)定)
{
;
}
PLLS = CG_PLLLOCKUP_SEL1; // 設(shè)置 鎖相環(huán)鎖定時(shí)間規(guī)格寄存器 值為0x03(2^13/fX (default value)),為下面檢測(cè)LOCKR做準(zhǔn)備
PLLON = 1; // 設(shè)置 PLLCTL鎖相環(huán)控制寄存器 最低位為1,使能鎖相環(huán)啟動(dòng)
while (LOCKR && 0x01) // 檢測(cè) 鎖相環(huán)鎖定狀態(tài)寄存器 的最低為是不是為0(鎖相環(huán)以鎖定)
{
;
}
psval = CG_MAINSYS_MAINOSC;
PRCMD = psval;
MCM = psval; // 設(shè)置 系統(tǒng)主時(shí)鐘方式寄存器 值為0x01(設(shè)定主時(shí)鐘源非內(nèi)部高速振蕩源)
SELPLL = 1; // 設(shè)置 PLLCTL鎖相環(huán)控制寄存器 的次低位為1,與MCM寄存器配合設(shè)置主時(shí)鐘通過(guò)鎖相環(huán)倍頻
/* Set fCPU */
psval = PCC | CG_CPUCLK_MAIN0; // 設(shè)置 系統(tǒng)主時(shí)鐘的分頻系數(shù),對(duì)內(nèi)部設(shè)備時(shí)鐘沒(méi)有任何影響,仍然為32MHz
PRCMD = psval;
PCC = psval; // 設(shè)置 MCU時(shí)鐘控制寄存器 的低4位,設(shè)置分頻系數(shù)
RCM = CG_RCM_INITIALVALUE | CG_LOWCLK_STOP | CG_HICLK_STOP;//設(shè)置 內(nèi)部振蕩器模式寄存器 值為0x83,關(guān)閉內(nèi)部高速,低速振蕩源
/* Set fXP1 */
SELCNT4 = CG_SELCNT4_FXX; // 設(shè)置 選擇控制寄存器4 值為0x00,選擇時(shí)鐘源為fxx
/* Set fBRG */
PRSM0 = CG_PRESCALER3_DISABLE; // 設(shè)置 預(yù)分頻3方式寄存器 值為0x00,禁止分頻
/* WDT2 setting */
WDTM2 = 0x1F; // 設(shè)置 看門(mén)狗定時(shí)器2方式寄存器 值為0x1F,看門(mén)狗停止
}
代碼出處 main.c
void main( void )
{
SystemClkInit(); // 初始化系統(tǒng)時(shí)鐘為32MHz
/* CLKOUT pin set */
PMCCM |= 0x02; // 設(shè)置系統(tǒng)時(shí)鐘輸出引腳使能,輸出值為系統(tǒng)時(shí)鐘(32MHz)
/* PCL pin set */
PFC9H &= 0xDF;
PFCE9H |= 0x20;
PMC9H |= 0x20; // 設(shè)置P9_13腳為第二功能,時(shí)鐘輸出功能
PCLM = CG_PCL_ENABLE | CG_PCL_SEL0;
// 設(shè)置時(shí)鐘輸出功能使能,并且設(shè)置其分頻系數(shù)(這里是進(jìn)行4分頻,輸出為8MHz)
while (1);
}
代碼出處 system.h
/* CPU system clock selection (CK3~0) */
#define CG_CPUCLK 0x07
#define CG_CPUCLK_MAIN0 0x00 /* fCPU = fXX */
#define CG_CPUCLK_MAIN1 0x01 /* fCPU = fXX/2 */
#define CG_CPUCLK_MAIN2 0x02 /* fCPU = fXX/2^2 */
#define CG_CPUCLK_MAIN3 0x03 /* fCPU = fXX/2^3 */
#define CG_CPUCLK_MAIN4 0x04 /* fCPU = fXX/2^4 */
#define CG_CPUCLK_MAIN5 0x05 /* fCPU = fXX/2^5 */
#define CG_CPUCLK_SUB 0x08 /* fSC (fXT or fRL) */
/* PCL clock frequency selection (PCK1~0) */
#define CG_PCL_SEL0 0x00 /* fPCL= fPLLO/4 */
#define CG_PCL_SEL1 0x01 /* fPCL= fPLLO/8 */
#define CG_PCL_SEL2 0x02 /* fPCL= fPLLO/16 */
#define CG_PCL_SEL3 0x03 /* fPCL= fPLLO/32 */
上面的代碼設(shè)置系統(tǒng)主時(shí)鐘輸出32MHz可以在第一幅圖的CLKOUT端口測(cè)量,在70f3630里是引腳"PCM1",可編程輸出時(shí)鐘輸出為8MHz在70f3630里是引腳"P9_13"引腳。下面兩幅圖是用示波器測(cè)量的結(jié)果作為佐證:
評(píng)論