關(guān) 閉

新聞中心

EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 高速大深度新型FIFO存儲器IDT72V3680的應(yīng)用

高速大深度新型FIFO存儲器IDT72V3680的應(yīng)用

作者: 時間:2010-08-17 來源:網(wǎng)絡(luò) 收藏

  圖2是所在的接口卡的結(jié)構(gòu)框圖。在這個設(shè)計中,PCI總線接口卡用來進(jìn)行視頻信號的高速傳輸和接收。雙口存儲器則作為PCI總線主控和后續(xù)或前端數(shù)據(jù)處理電路(如分路器、壓縮、解壓縮等電路)之間的數(shù)據(jù)通道。由于PCI總線經(jīng)過PCI控制器轉(zhuǎn)換后的插卡總線仍為同步總線,所以使用同步器件最能發(fā)揮總線的傳輸效率。在設(shè)計中,要求系統(tǒng)輸出是8~12位長度的字節(jié)輸出,而PCI總線的數(shù)據(jù)線輸出位數(shù)是32位,由于該種有靈活的字節(jié)寬度匹配設(shè)置,因而免去了在邏輯設(shè)計中加入字節(jié)轉(zhuǎn)換器的設(shè)計,這樣不僅簡化了控制邏輯設(shè)計的復(fù)雜度,而且提高了系統(tǒng)的速度及穩(wěn)定性。該接口卡中的控制邏輯部分負(fù)責(zé)完成PCI9656的插卡總線和雙口存儲器之間的通信協(xié)議以及對前端或后端數(shù)據(jù)處理的傳輸控制。圖3是IDT72單芯片配置信號框圖。

FIFO所在的接口卡的結(jié)構(gòu)框圖

IDT72V3680單芯片配置信號框圖

  對FIFO芯片的時間運(yùn)行模式、可編程標(biāo)志位的時間模式、輸入/輸出字節(jié)寬度、缺省偏置值的選擇等均可由撥動開關(guān)來設(shè)置;各標(biāo)志位信號輸出到控制邏輯可與前后端部分進(jìn)行消息傳遞;讀寫時鐘則由時鐘產(chǎn)生電路提供。

  4 結(jié)論

  應(yīng)用FIFO存儲芯片可用其內(nèi)部讀寫指針代替復(fù)雜的地址發(fā)生器,從而從硬件上簡化了數(shù)據(jù)高速交換中與地址線相關(guān)的處理邏輯電路。高速FIFO存儲芯片在PCI總線插卡設(shè)計中的應(yīng)用能夠保證高速系統(tǒng)數(shù)據(jù)傳輸?shù)乃俣扰c效率。目前,F(xiàn)IFO芯片在眾多的數(shù)據(jù)傳輸處理領(lǐng)域已得到廣泛的應(yīng)用。另外,由于FIFO存儲芯片是成系列生產(chǎn)且功能相同,因此,隨著存儲容量的增加,外部引腳數(shù)不會增加,從而為以后系統(tǒng)的升級帶來了方便。


上一頁 1 2 3 下一頁

關(guān)鍵詞: V3680 FIFO 3680 72V

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉