新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 全差動運放補償誤差電路

全差動運放補償誤差電路

作者: 時間:2012-07-15 來源:網絡 收藏
圖中顯示的是一個使用運算放大器的簡化示意圖,例如:OPA1632,其配置為一個為 24 位 ADC(例如: ADS1271)提供信號的單位增益緩沖器。該電路是 ADC 評估電路板的簡化示意圖。運算放大器由 LDO 供電,其線壓、負載和溫度精度為 3%。LDO 的輸出電壓針對 ±15V 標稱值進行配置。

  全差動運放補償誤差電路

  計算誤差影響的示例電路

  如果每個 LDO 的輸出電壓均恰好各是 +15V 和 –15V,則共模輸入電壓剛好為 0V。就本例而言,如果零伏在其輸入上,則我們自 ADC 讀取零計數。那么,電源大小相等而在運算放大器輸入上沒有信號的情況下,您會從 ADC 讀取零計數。

  然而,假設正電壓 LDO 輸出增加 3%,仍然沒有超出 LDO 規(guī)范。使用 15V 輸出時,這 3% 的變化等同于電源電壓從 450mV 上升到 15.45V。根據數據表,運算放大器的典型 PSRR 為 97dB。



評論


相關推薦

技術專區(qū)

關閉