lvds接口定義
LVDS接口又稱RS-644總線接口,是20世紀(jì)90年代才出現(xiàn)的一種數(shù)據(jù)傳輸和接口技術(shù)。LVDS即低電壓差分信號,這種技術(shù)的核心是采用極低的電壓擺幅高速差動傳輸數(shù)據(jù),可以實(shí)現(xiàn)點(diǎn)對點(diǎn)或一點(diǎn)對多點(diǎn)的連接,具有低功耗、低誤碼率、低串?dāng)_和低輻射等特點(diǎn),其傳輸介質(zhì)可以是銅質(zhì)的PCB連線,也可以是平衡電纜。LVDS在對信號完整性、低抖動及共模特性要求較高的系統(tǒng)中得到了越來越廣泛的應(yīng)用。目前,流行的LVDS技術(shù)規(guī)范有兩個標(biāo)準(zhǔn):一個是TIA/EIA(電訊工業(yè)聯(lián)盟/電子工業(yè)聯(lián)盟)的ANSI/TIA/EIA-644標(biāo)準(zhǔn),另一個是IEEE 1596.3標(biāo)準(zhǔn)。
20PIN單6定義:
1:電源2:電源3:地4:地5:R0-6:R0+7:地8:R1-9:R1+10:地11:R2-12:R2+13:地14:CLK-15:CLK+16空17空18空19空20空
每組信號線之間電阻為(數(shù)字表120歐左右)
20PIN雙6定義:
1:電源2:電源3:地4:地5:R0-6:R0+7:R1-8:R1+9:R2-10:R2+11:CLK-12:CLK+13:RO1-14:RO1+15:RO2-16:RO2+17:RO3-18:RO3+
19:CLK1-20:CLK1+
每組信號線之間電阻為(數(shù)字表120歐左右)
20PIN單8定義:
1:電源2:電源3:地4:地5:R0-6:R0+7:地8:R1-9:R1+10:地11:R2-12:R2+13:地14:CLK-15:CLK+16:R3-17:R3+
每組信號線之間電阻為(數(shù)字表120歐左右)
30PIN單6定義:
1:空2:電源3:電源4:空5:空6:空7:空8:R0-9:R0+10:地11:R1-12:R1+13:地14:R2-15:R2+16:地17:CLK-18:CLK+19:地20:空-21:空22:空23:空24:空25:空26:空27:空28空29空30空
每組信號線之間電阻為(數(shù)字表120歐左右)
30PIN單8定義:
1:空2:電源3:電源4:空5:空6:空7:空8:R0-9:R0+10:地11:R1-12:R1+13:地14:R2-15:R2+16:地17:CLK-18:CLK+19:地20:R3-21:R3+22:地23:空24:空25:空26:空27:空28空29空30空
每組信號線之間電阻為(數(shù)字表120歐左右)
30PIN雙6定義:
1:電源2:電源3:地4:地5:R0-6:R0+7:地8:R1-9:R1+10:地11:R2-12:R2+13:地14:CLK-15:CLK+16:地17:RS0-18:RS0+19:地20:RS1-21:RS1+22:地23:RS2-24:RS2+25:地26:CLK2-27:CLK2+
每組信號線之間電阻為(數(shù)字表120歐左右)
30PIN雙8定義:
1:電源2:電源3:電源4:空5:空6:空7:地8:R0-9:R0+10:R1-11:R1+12:R2-13:R2+14:地15:CLK-16:CLK+17:地18:R3-19:R3+20:RB0-21:RB0+22:RB1-23:RB1+24:地25:RB2-26:RB2+27:CLK2-28:CLK2+29:RB3-30:RB3+
每組信號線之間電阻為(數(shù)字表120歐左右)
一般14PIN、20PIN、30PIN為LVDS接口。
評論