牛人的FPGA設(shè)計經(jīng)驗分享
命名風(fēng)格:
本文引用地址:http://m.butianyuan.cn/article/215671.htm 1不要用關(guān)鍵字做信號名;
2不要在中用VERILOG關(guān)鍵字做信號名;
3命名信號用含義;
4命名I/O口用盡量短的名字;
5不要把信號用高和低的情況混合命名;
6信號的第一個字母必須是A-Z是一個規(guī)則;
7使模塊名、實例名和文件名相同;
編碼風(fēng)格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。
1盡可能多的增加說明語句;
2在一個設(shè)計中固定編碼格式和統(tǒng)一所有的模塊,根從項目領(lǐng)導(dǎo)者定義的格式;
3把全部設(shè)計分成適合數(shù)量的不同的模塊或?qū)嶓w;
4在一個always/process中的所有信號必須相關(guān);
5不要用關(guān)鍵字或一些經(jīng)常被用來安全綜合的語法;
6不要用復(fù)雜邏輯;
7在一個if語句中的所有條件必須相關(guān);
設(shè)計風(fēng)格
1強烈建議用同步設(shè)計;
2在設(shè)計時總是記住時序問題;
3在一個設(shè)計開始就要考慮到地電平或高電平復(fù)位、同步或異步復(fù)位、上升沿或下降沿觸發(fā)等問題,在所有模塊中都要遵守它;
4在不同的情況下用if和case;
5在鎖存一個信號或總線時要小心;
6確信所有寄存器的輸出信號能夠被復(fù)位/置位;
7永遠(yuǎn)不要再寫入之前讀取任何內(nèi)部存儲器(如SRAM)
8從一個時鐘到另一個不同的時鐘傳輸數(shù)據(jù)時用數(shù)據(jù)緩沖,他工作像一個雙時鐘FIFO;
9在VHDL中二維數(shù)組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;
10遵守register-in register-out規(guī)則;
11像synopsys的DC的綜合工具是非常穩(wěn)定的,任何bugs都不會從綜合工具中產(chǎn)生;
12確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;
13在嵌入式存儲器中使用BIST;
14虛單元和一些修正電路是必需的;
15一些簡單的測試電路也是需要的,經(jīng)常在一個芯片中有許多測試模塊;
16除非低功耗不要用門控時鐘;
17不要依靠腳本來保證設(shè)計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);
18如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;
19不要用內(nèi)部tri-state, ASIC需要總線保持器來處理內(nèi)部tri-state;
20在top level中作pad insertion;
21選擇pad時要小心(如上拉能力,施密特觸發(fā)器,5伏耐壓等);
22小心由時鐘偏差引起的問題;
23不要試著產(chǎn)生半周期信號;
24如果有很多函數(shù)要修正,請一個一個地作,修正一個函數(shù)檢查一個函數(shù);
25在一個計算等式中排列每個信號的位數(shù)是一個好習(xí)慣,即使綜合工具能做;
26不要使用HDL提供的除法器;
27削減不必要的時鐘。它會在設(shè)計和布局中引起很多麻煩,大多數(shù)FPGA有1-4個專門的時鐘通道;
以上是大家在設(shè)計中最好遵守的要點,它可以使你的設(shè)計更好。
fpga相關(guān)文章:fpga是什么
評論