新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 基于FPGA的TDICCD8091 驅(qū)動(dòng)時(shí)序電路設(shè)計(jì)

基于FPGA的TDICCD8091 驅(qū)動(dòng)時(shí)序電路設(shè)計(jì)

作者: 時(shí)間:2013-11-05 來(lái)源:網(wǎng)絡(luò) 收藏

0 引言

本文引用地址:http://m.butianyuan.cn/article/228012.htm

時(shí)間延時(shí)積分電荷耦合器件(Time Delay and Integra-tion Charge Coupled Devices,TDICCD)易于實(shí)現(xiàn)實(shí)時(shí)成像,可與小相對(duì)孔徑的光學(xué)系統(tǒng)配合成像,從而大幅度減少遙感相機(jī)的體積和質(zhì)量,因此廣泛應(yīng)用在航空航天、火控系統(tǒng)和遠(yuǎn)海探測(cè)等領(lǐng)域?,F(xiàn)場(chǎng)可編程邏輯門(mén)陣列()在航空航天、工業(yè)自動(dòng)化、儀表儀器、計(jì)算機(jī)設(shè)計(jì)與應(yīng)用、通信、國(guó)防等領(lǐng)域的電子系統(tǒng)中的技術(shù)含量正以驚人的速度提升。完整的電子系統(tǒng)在單一芯片中實(shí)現(xiàn)早已成為現(xiàn)實(shí),電子類(lèi)新技術(shù)項(xiàng)目的開(kāi)發(fā)也更多地依賴(lài)于技術(shù)的應(yīng)用。

TDICCD是一種時(shí)間延遲積分圖像傳感器件,精準(zhǔn)可靠的時(shí)序邏輯信號(hào)是TDICCD工作的最基本條件,是保障整個(gè)系統(tǒng)有效工作的關(guān)鍵,闡述了以FPGA為開(kāi)發(fā)平臺(tái)設(shè)計(jì)的全過(guò)程。

1 TDICCD的特點(diǎn)及工作原理

1.1 TDICCD的特點(diǎn)

TDICCD 是一種具有面陣結(jié)構(gòu),線陣輸出的CCD,它的列數(shù)是一行的像元數(shù),它的行數(shù)是TDICCD的級(jí)數(shù)N,較普通的線陣CCD 而言,它具有多重級(jí)數(shù)延時(shí)積分的功能。TDICCD 器件利用物體的運(yùn)動(dòng)速度與行轉(zhuǎn)移速度同步方式,對(duì)物體進(jìn)行多次(N級(jí))曝光,并對(duì)其信號(hào)進(jìn)行累加,隨著TDI級(jí)數(shù)增加,信號(hào)隨TDI級(jí)數(shù)(N) 成線性增加,而噪聲隨TDI級(jí)數(shù)成平方根增加,TDICCD的信噪比(SNR)增加N 倍,從而獲得高的靈敏度和信噪比。利用曝光時(shí)間與使用的TDI級(jí)數(shù)成比例的關(guān)系,在不改變幀頻的情況下,通過(guò)選擇TDI級(jí)數(shù),改變器件的曝光次數(shù),使器件實(shí)現(xiàn)在不同照度下對(duì)目標(biāo)正常成像。

1.2 TDICCD的工作原理

TDICCD相機(jī)工作原理如圖1所示。相機(jī)攝像時(shí)隨衛(wèi)星向前移動(dòng),對(duì)地面同一靜止目標(biāo)物體多次曝光成像,被拍攝物體為地面上靜止的星星。在t1 時(shí)刻,星星在第1級(jí)(行)TDICCD上曝光成像,產(chǎn)生電荷信號(hào);t2 時(shí)刻,由于相機(jī)向前運(yùn)動(dòng),經(jīng)過(guò)了一個(gè)行周期后,第2 級(jí)TDICCD 再次對(duì)同一個(gè)星星曝光成像,產(chǎn)生電荷信號(hào)。

與此同時(shí),時(shí)鐘信號(hào)驅(qū)動(dòng)第1級(jí)TDICCD 上產(chǎn)生的電荷轉(zhuǎn)移到第2 級(jí)TDICCD 上。這樣,該行TDICCD 不僅包括此次曝光產(chǎn)生的電荷,而且也包括前一級(jí)轉(zhuǎn)移來(lái)的電荷,使電荷量增加了1 倍。依此類(lèi)推,若TDICCD 的級(jí)數(shù)為N,相機(jī)輸出信號(hào)將增加為原來(lái)的N 倍。圖1中設(shè)定TDI 的級(jí)數(shù)為4 級(jí),因此在t4 時(shí)刻,在TDI 的第4 級(jí)(行)星星曝光產(chǎn)生的電荷量為原來(lái)的4倍。

基于FPGA的TDICCD8091 驅(qū)動(dòng)時(shí)序電路設(shè)計(jì)

2 設(shè)計(jì)目標(biāo)分析

2.1 簡(jiǎn)介

是美國(guó)仙童公司的一款9 216×128的高速光電傳感器,每行的像素點(diǎn)數(shù)目高達(dá)9 216 個(gè),像元大小為8.75 μm × 8.75 μm ,TDI積分級(jí)數(shù)為4,8,16,32,64,96,128 可選,行轉(zhuǎn)移速率為12 kHz.電荷讀出有向上和向下兩個(gè)方向可選,每個(gè)方向有6 個(gè)輸出端口,每個(gè)端口讀出速率為20 MHz,總速率為120 MHz,讀出像元電荷數(shù)目1 536 個(gè)。每個(gè)輸出端口有寄存器和放大器用來(lái)緩存和放大信號(hào)。TDICCD8091 內(nèi)部結(jié)構(gòu)包含有:光積分區(qū)域(垂直移位寄存器)、21行獨(dú)立區(qū)域(垂直移位寄存器)和水平移位讀出區(qū)域(水平移位寄存器),其中,21行獨(dú)立區(qū)域靠近水平讀出的3行為快速轉(zhuǎn)移區(qū)域,剩下的18行為慢速轉(zhuǎn)移區(qū)域,21行均被遮光材料遮擋。

TDICCD8091的外形圖如圖2所示。

基于FPGA的TDICCD8091 驅(qū)動(dòng)時(shí)序電路設(shè)計(jì)

2.2 TDICCD8091的時(shí)序要求分析

TDICCD8091積分級(jí)數(shù)的選擇由輸入端口VSW128-D(U)、VSW64-D(U)、VSW32-D(U)、VSW16-D(U)、VSW8-D(U)、VSW4-D(U)配合模擬開(kāi)關(guān)控制實(shí)現(xiàn)。具體接法:例如當(dāng)選擇向上32級(jí)積分時(shí),VSW4-U、VSW8-U、VSW16-U接信號(hào)V3,VSW32-U接-3 V電壓,VSW64-U、VSW128-U 接+15 V 電壓,同時(shí)33~128 級(jí)的行轉(zhuǎn)移端口接+15 V電壓,水平移位讀出端口接+3 V電壓,1~32級(jí)的行轉(zhuǎn)移端口接信號(hào)V1、V2、V3,水平移位讀出端口接H1、H2、H3、H4.

TDICCD8091正常工作所需要的時(shí)序信號(hào)如圖3所示。其中,V1、V2、V3為12 kHz占空比為50%的三相時(shí)鐘信號(hào),時(shí)鐘高電平+15 V、低電平0 V,控制光積分區(qū)域和21 行獨(dú)立區(qū)域后18 行信號(hào)電荷的垂直移位;VHS1、VHS2、VHS3 為12 kHz占空比小于5%的移位時(shí)鐘信號(hào),時(shí)鐘高電平+15 V、低電平0 V,控制前3行獨(dú)立區(qū)域信號(hào)電荷的垂直移位;H1、H2、H3、H4 為20 MHz占空比50%的四相時(shí)鐘信號(hào),時(shí)鐘高電平0 V、低電平-5 V,控制每個(gè)端口1 536個(gè)像元電荷的水平移位讀出,同時(shí),H1信號(hào)還控制像元電荷由垂直轉(zhuǎn)移向水平轉(zhuǎn)移的過(guò)度,此時(shí)高電平為+5 V;FOG為讀出時(shí)鐘信號(hào),時(shí)鐘高電平+1 V、低電平-5 V;RG是復(fù)位脈沖信號(hào),時(shí)鐘高電平+15 V、低電平+4 V,作用為在每個(gè)像元電荷讀出前,清除前一個(gè)像元?dú)堄嚯姾桑盘?hào)頻率20 MHz.這些時(shí)鐘的高低電平電壓值在硬件電路通過(guò)芯片EL7212驅(qū)動(dòng)實(shí)現(xiàn)。

基于FPGA的TDICCD8091 驅(qū)動(dòng)時(shí)序電路設(shè)計(jì)3 時(shí)序邏輯設(shè)計(jì)及仿真結(jié)果

3.1 時(shí)序程序設(shè)計(jì)


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉