用于工業(yè)信號(hào)電平的精密24位、250 kSPS單電源∑-Δ型ADC系統(tǒng)
AD7176-2可配置為兩個(gè)全差分輸入或四個(gè)偽差分輸入。ADC支持最高50 kSPS的通道掃描速率。AD7176-2的無噪聲位性能為17.2位(250 kSPS);20.8位(1 kSPS);以及21.7位(50 SPS)。
圖2表示輸入接地時(shí)的總系統(tǒng)有效均方根噪聲。數(shù)據(jù)速率為250 kSPS時(shí),有效均方根噪聲約為30 μV rms。請注意,滿量程時(shí),本電路的線性度在±10 V輸入下達(dá)到最佳狀態(tài),計(jì)算時(shí)滿量程輸入設(shè)為20 V p-p。
圖2. 均方根輸出噪聲與輸出數(shù)據(jù)速率的關(guān)系
有效分辨率以位數(shù)表示,折合到20 V滿量程輸入范圍的計(jì)算公式為:
有效分辨率 = log2(FSR/均方根噪聲)
有效分辨率 = log2(20 V/30 μV) = 19.3位
圖3. 有效分辨率(均方根位數(shù))與輸出數(shù)據(jù)速率的關(guān)系
評論