協(xié)處理器及其他指令之:協(xié)處理器指令
9.1.4ARM寄存器到協(xié)處理器寄存器的數(shù)據(jù)傳送指令MCR
1.指令編碼格式
ARM寄存器到協(xié)處理器寄存器的數(shù)據(jù)傳送指令MCR(MovetoCoprocessorfromARMRegister)將ARM寄存器Rd>的值傳送到協(xié)處理器寄存器cp_num中。如果沒(méi)有協(xié)處理器執(zhí)行指定操作,將產(chǎn)生未定義指令異常。
指令的編碼格式如圖9.4所示。
圖9.4MCR指令編碼格式
2.指令的語(yǔ)法格式
MCR{cond>}coproc>,opcode_1>,Rd>,CRn>,CRm>{,opcode_2>}
MCR2coproc>,opcode_1>,Rd>,CRn>,CRm>{,opcode_2>}
①cond>
為指令編碼中的條件域。它指示指令在什么條件下執(zhí)行。當(dāng)cond>忽略時(shí),指令為無(wú)條件執(zhí)行(cond=AL(Alway))。
②MCR2
MCR2指令的一種特殊格式。這種格式中指定編碼的條件域cond>為ob1111。這種設(shè)計(jì)為協(xié)處理器的設(shè)計(jì)者提供了一個(gè)靈活的擴(kuò)展空間。此指令只能無(wú)條件執(zhí)行。
③coproc>
指定協(xié)處理器的編號(hào),標(biāo)準(zhǔn)的協(xié)處理器的名字為p0、p1、…、p15。
④opcode_1>
指定協(xié)處理器執(zhí)行的操作碼,確定哪一個(gè)協(xié)處理器指令將被執(zhí)行。
⑤Rd>
確定哪一個(gè)ARM寄存器的數(shù)值將被傳送。如果程序計(jì)數(shù)器PC的值被傳送,指令的執(zhí)行結(jié)果不可預(yù)知。
⑥CRn>
確定包含第一個(gè)操作數(shù)的協(xié)處理器寄存器。
⑦CRm>
確定包含第二個(gè)操作數(shù)的協(xié)處理器寄存器。
⑧opcode_2>
指定協(xié)處理器執(zhí)行的操作碼,確定哪一個(gè)協(xié)處理器指令將被執(zhí)行。通常與opcode_1>配合使用。
3.指令操作的偽代碼
指令操作的偽代碼如下面程序段所示。
IfConditionPassed{cond}then
SendRdvaluetocoprocessor[cp_num]
4.指令舉例
將ARM寄存器r7中的值傳送到協(xié)處理器p14的寄存器c7中,第一操作數(shù)opcode_1=1,第二操作數(shù)opcode_2=6。
MCRp14,1,r7,c7,c12,6
5.指令的使用
·指令的編碼格式中,bits[31∶24]、bit[20]、bits[15∶8]和bit[4]為ARM體系結(jié)構(gòu)定義。其他域由各生產(chǎn)商定義。
·硬件協(xié)處理器支持與否完全由生產(chǎn)商定義,某款A(yù)RM芯片中,是否支持協(xié)處理器或支持哪個(gè)協(xié)處理器與ARM版本無(wú)關(guān)。生產(chǎn)商可以選擇實(shí)現(xiàn)部分協(xié)處理器指令或者完全不支持協(xié)處理器。
評(píng)論