新聞中心

EEPW首頁 > 設(shè)計(jì)應(yīng)用 > 如何在集成電路中減少天線效應(yīng)

如何在集成電路中減少天線效應(yīng)

作者: 時(shí)間:2014-02-21 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/259565.htm


布局對(duì)的影響

的程度是一個(gè)幾何函數(shù),與極密柵線天線相關(guān)。但是由于刻蝕率的差異反映出的刻蝕延遲、灰化和氧化沉積以及誘導(dǎo)損傷(PID)的原因,使得更容易受到電子屏蔽效應(yīng)的影響。

  

  圖2:布局對(duì)充電損傷的影響。

因此,的新模式需要考慮刻蝕時(shí)間的因素,如公式1。而通過插入二極管或橋(布線)控制,可以更好地預(yù)測(cè),如公式2所示。

  

其中, Q指在刻蝕期間,向柵氧化層注入的總積累電荷。

  

  A為導(dǎo)電層面積,電流密度J下的電容容量為C

  a為柵極面積,等離子電流密度J下的電容容量為a

  α為電容比

  P為天線電容器的周長(zhǎng)

  p為柵電容器的周長(zhǎng)

  ω為等離子電源的角頻率

根據(jù)基于PID的新模式,PID不取決于AR,但是天線電容與柵極電容的比例是PID的良好指標(biāo)。PID取決于等離子電源的頻率,當(dāng)氧化層《4nm,PID將對(duì)應(yīng)力電流變得不敏感。在不增加J的情況下,增加?xùn)艠O的介電常數(shù),可增加PID。

減少天線效應(yīng)的設(shè)計(jì)解決方案

下面幾種解決方案都可以用來降低天線效應(yīng)。

  1. :通過插入跳線,斷開存在天線效應(yīng)的天線并布線到上一層金屬層;直到最后的金屬層被刻蝕,所有被刻蝕的金屬才與柵相連。

  2. 虛擬晶體管:添加額外柵會(huì)減少電容比;PFET比NFET更敏感;反向天線效應(yīng)的問題。

  3. 添加嵌入式保護(hù)二極管:將反向偏置二極管與晶體管中的柵相連接(在電路正常運(yùn)行期間,二極管不會(huì)影響功能)。

  4. 布局和布線后,插入二極管:僅將二極管連接到受到天線效應(yīng)的金屬層,一個(gè)二極管可保護(hù)連接到相同輸出端口的所有輸入端口。

消除天線效應(yīng)最重要的兩個(gè)方法便是和插入二極管。接下來,我們將詳細(xì)討論這兩種方法。是應(yīng)對(duì)天線效應(yīng)最有效的方法。插入二極管可解決其他天線問題。

跳線法

跳線是斷開存在天線效應(yīng)的金屬層,通過通孔連接到其它金屬層,最后再回到當(dāng)前層。如下圖所示,跳線法將很長(zhǎng)的天線分成若干短天線,減小連接到柵輸入的電線面積,從而減少聚集電荷。

  

  圖3:跳線法減少天線效應(yīng)示意圖。

電路相關(guān)文章:電路分析基礎(chǔ)


pic相關(guān)文章:pic是什么


電荷放大器相關(guān)文章:電荷放大器原理


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉