新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA在彈上信息處理機(jī)中的應(yīng)用

FPGA在彈上信息處理機(jī)中的應(yīng)用

—— Application Of FPGA in Information Processing Of Missile
作者:方超 龔龍慶 田衛(wèi) 西安驪山微山電子公司 時間:2009-04-14 來源:電子產(chǎn)品世界 收藏

  引言

本文引用地址:http://m.butianyuan.cn/article/93424.htm

  信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā) 、422接口設(shè)備的數(shù)據(jù)加載與檢測、多路數(shù)據(jù)和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)和其他422接口送來的數(shù)據(jù)同時進(jìn)行并行處理;各路輸入信息按預(yù)定格式進(jìn)行與輸出;數(shù)據(jù)輸出速率以高速同步422口的幀同步脈沖為源,如果高速同步422口異常不影響總線數(shù)據(jù)和其它422口的數(shù)據(jù)與輸出功能。在CPU發(fā)生異?;蚩偩€數(shù)據(jù)異常時不影響其它422口數(shù)據(jù)的融合與輸出功能;能夠?qū)目偩€上接收的數(shù)據(jù)進(jìn)行二次篩選、組包,并發(fā)送往總線,供其它設(shè)備接收。


  圖1 信息處理機(jī)功能框圖彈上功能框圖

  系統(tǒng)設(shè)計

  CPU選擇

  4M 1553B總線數(shù)據(jù)的采集,由4M總線智能通訊接口管理,經(jīng)CPU接收、組包,再回到4M總線,發(fā)送至進(jìn)行采集。CPU選擇Atmel公司的AT91FR40162S, 內(nèi)部自帶256KB的SRAM和容量為2M x 8b FLASH存儲器,主頻最高可達(dá)75MHz。該ARM的等待電路由硬件等待邏輯產(chǎn)生,在內(nèi)部實現(xiàn)。ARM外部中斷源主要有:4M 1553B通訊控制器中斷;20ms緩沖區(qū)切換中斷。其中,4M 1553B通訊控制器中斷信號經(jīng)過整形后送入ARM。20ms緩沖區(qū)切換中斷提供給FPGA內(nèi)部各個同步、異步通訊IP狀態(tài)機(jī)用于緩沖區(qū)切換。


上一頁 1 2 3 4 5 6 7 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉