首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> cpld/fpga

基于FPGA協(xié)處理的無線子系統(tǒng)分析

  • 基于FPGA協(xié)處理的無線子系統(tǒng)分析,子系統(tǒng)劃分選擇方案 FPGA可與DSP處理器一起使用,作為獨(dú)立的預(yù)處理器(有時(shí)是后處理器)器件,或者作為協(xié)處理器。在預(yù)處理架構(gòu)中,F(xiàn)PGA直接位于數(shù)據(jù)通路中負(fù)責(zé)信號(hào)預(yù)處理,預(yù)處理后的信號(hào)可以高效又經(jīng)濟(jì)地移交
  • 關(guān)鍵字: 子系統(tǒng)  分析  無線  處理  FPGA  基于  

如何利用FPGA降低手持設(shè)備MPU的功耗

  • 消費(fèi)類手持設(shè)備市場正呈跳躍式發(fā)展。便攜式產(chǎn)品處理能力不斷增加,所支持的應(yīng)用越來越多;產(chǎn)品更新?lián)Q代速度加快,新產(chǎn)品必須滿足上市時(shí)間要求,以便獲得最大的市場機(jī)會(huì);產(chǎn)品生命周期的縮短要求縮短開發(fā)周期,同時(shí)更
  • 關(guān)鍵字: 設(shè)備  MPU  功耗  手持  降低  利用  FPGA  如何  

Virtex-6 HXT FPGA ML630:光傳輸網(wǎng)絡(luò)評(píng)估方案

  • Xilinx公司的Virtex-6 FPGA包括Virtex-6 LXT FPGA,Virtex-6 SXT FPGA和Virtex-6 HXT FPGA三個(gè)亞系列,采用40nm ExpressFabric和600MHz Clocking技術(shù),具有存儲(chǔ)器選擇如能和DDR3,QDRII+和RDLRAM存儲(chǔ)器接口,600MHz
  • 關(guān)鍵字: Virtex  FPGA  HXT  630    

基于FPGA的短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng)

  • 基于FPGA的短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng),1.前言   短波發(fā)射主要用于各廣播電臺(tái)之間,各核潛艇之間的相互通信。發(fā)射機(jī)主要由電控邏輯裝置、過荷保護(hù)裝置、頻率預(yù)置和自動(dòng)調(diào)諧裝置等組成。為了保證發(fā)射機(jī)能工作在所需的頻率值,必須對(duì)高頻回路進(jìn)行精密調(diào)諧
  • 關(guān)鍵字: 調(diào)諧  系統(tǒng)  自動(dòng)  發(fā)射機(jī)  FPGA  短波  基于  

基于FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì)

  • 基于FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì),本文設(shè)計(jì)了基于FPGA的X射線安檢設(shè)備控制器,該控制器通過加載Thin TCP/IP接入以太網(wǎng),使得多臺(tái)PC共同對(duì)可疑物品的圖像數(shù)據(jù)進(jìn)行分析,進(jìn)而提高鑒別精度。   工作原理及控制要求  X射線安檢設(shè)備主要由X射線源、傳送
  • 關(guān)鍵字: 設(shè)備  控制器  設(shè)計(jì)  安檢  射線  FPGA  以太網(wǎng)  技術(shù)  基于  

基于DSP和CPLD的金屬磁記憶檢測儀設(shè)計(jì)

  • 基于DSP和CPLD的金屬磁記憶檢測儀設(shè)計(jì),摘要:設(shè)計(jì)了一種以DSP+CPLD為控制核心的高性能金屬磁記憶檢測儀,用以快速檢測鐵磁材料的漏磁信號(hào),判斷材料應(yīng)力集中區(qū)域。文中簡述了磁記憶檢測儀的主要電路及其工作原理,重點(diǎn)介紹了系統(tǒng)的硬件和軟件設(shè)計(jì)。該檢測
  • 關(guān)鍵字: 檢測儀  設(shè)計(jì)  記憶  金屬  DSP  CPLD  基于  

基于FPGA+單片機(jī)的調(diào)焦變倍系統(tǒng)設(shè)計(jì)

  • 摘要:在光電探測領(lǐng)域中以往對(duì)相機(jī)調(diào)焦變倍多采用單片機(jī)(MCU)控制完成,其優(yōu)點(diǎn)在于易于編程實(shí)現(xiàn)。因?yàn)橐髮?shí)時(shí)控制相機(jī)的變倍、調(diào)焦,其程序的編寫多采用查詢方式實(shí)現(xiàn),這就使單片機(jī)始終處于十分繁忙的狀態(tài),利用率降
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  變倍  單片機(jī)  FPGA  基于  

C語言在FPGA上實(shí)現(xiàn)DSP的解決方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: C語言  DSP  FPGA  

基于CPLD技術(shù)的看門狗電路設(shè)計(jì)

  • 隨著現(xiàn)代電子技術(shù)的發(fā)展,帶有各種微處理的現(xiàn)代電子設(shè)備已廣泛應(yīng)用于國民生產(chǎn)的各行各業(yè)中。但隨著設(shè)備功能越來越強(qiáng)大,程序結(jié)構(gòu)越來越復(fù)雜,指令代碼越來越長,加之現(xiàn)場工作環(huán)境的干擾,設(shè)備失控,程序“走飛
  • 關(guān)鍵字: CPLD  看門狗  電路設(shè)計(jì)    

Kaiman濾波算法在FPGA上的設(shè)計(jì)與實(shí)現(xiàn)

  • Kalman濾波理論在20世紀(jì)60年代一經(jīng)提出,便得到了軍事、控制、通信等領(lǐng)域的極廣泛的應(yīng)用。它可以實(shí)現(xiàn)隨機(jī)干擾下的線性動(dòng)態(tài)系統(tǒng)的最優(yōu)估計(jì),目前Kalman濾波器的實(shí)現(xiàn)方式主要有兩種,一是在PC機(jī)上實(shí)現(xiàn),可以同時(shí)滿足計(jì)
  • 關(guān)鍵字: Kaiman  FPGA  濾波算法    

基于FPGA的串行外圍接口SPI設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要: SPI 總線是一個(gè)同步串行接口的數(shù)據(jù)總線,具有全雙工、信號(hào)線少、協(xié)議簡單、傳輸速度快等特點(diǎn)。介紹了SPI 總線的結(jié)構(gòu)和工作原理,對(duì)4 種工作模式的異同進(jìn)行了比較,并著重分析了SPI 總線的工作時(shí)序。利用Veril
  • 關(guān)鍵字: FPGA  SPI  串行外圍  接口    

基于DSP與FPGA的運(yùn)動(dòng)控制器系統(tǒng)設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  FPGA  運(yùn)動(dòng)控制  

EDA技術(shù)與FPGA技術(shù)設(shè)計(jì)應(yīng)用

  • 21世紀(jì)是信息產(chǎn)業(yè)主導(dǎo)的知識(shí)經(jīng)濟(jì)時(shí)代,信息領(lǐng)域正在發(fā)生一場巨大變革,其先導(dǎo)力量和決定性因素正是微電子技術(shù)>集成電路。片的日益成熟,特別是深亞微米(DSM,DeepSub-Mron)和超深亞微米(VDSM,Very Deep Sub-Micron
  • 關(guān)鍵字: FPGA  EDA    

一種基于FPGA的紅外視頻采集系統(tǒng)設(shè)計(jì)

  • 摘要:介紹了一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)組成架構(gòu),給出了各功能模塊的實(shí)現(xiàn)方法,包括主要的HDL代碼、SignaltapII波形以及QuartusII頂層原理,并制作電路板進(jìn)行調(diào)試,最終的紅外圖像通過VGA實(shí)時(shí)顯示。結(jié)果表
  • 關(guān)鍵字: FPGA  紅外  視頻采集  系統(tǒng)設(shè)計(jì)    

MathWorks全面支持Digilent Atlys FPGA開發(fā)平臺(tái)

  • MathWorks全面支持Digilent Atlys FPGA開發(fā)平臺(tái)。您可以在Digilent Atlys開發(fā)平臺(tái)上,通過使用Mathworks的Simulink、HDL Coder和HDL Verifier,進(jìn)行數(shù)字信號(hào)處理以及嵌入式系統(tǒng)方面的硬件設(shè)計(jì)和驗(yàn)證的教學(xué)。
  • 關(guān)鍵字: MathWorks  FPGA  
共6991條 241/467 |‹ « 239 240 241 242 243 244 245 246 247 248 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473