首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

一種基于FPGA 的嵌入式塊SRAM 的設(shè)計(jì)

  • 摘 要:文章中提出了一種應(yīng)用于FPGA 的嵌入式可配置雙端口的塊存儲(chǔ)器。該存儲(chǔ)器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態(tài)下,可對(duì)所有存儲(chǔ)單元進(jìn)行清零,且編程后為兩端口獨(dú)
  • 關(guān)鍵字: FPGA  SRAM  嵌入式    

基于FPGA的語(yǔ)音存儲(chǔ)與回放系統(tǒng)設(shè)計(jì)

  • 1 設(shè)計(jì)要求  設(shè)計(jì)并制作一個(gè)數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng),其示意圖如圖1所示。

    圖1 數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng)示意圖  (1)放大器1的增益為46dB,放大器2的增益為40dB,增益均可調(diào);  (2)帶通濾波器:通帶為30
  • 關(guān)鍵字: FPGA  語(yǔ)音存儲(chǔ)  回放  系統(tǒng)設(shè)計(jì)    

基于FPGA 與VHDL 的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

  • 摘 要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語(yǔ)言VH DL 實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控
  • 關(guān)鍵字: FPGA  VHDL  微型打印機(jī)  驅(qū)動(dòng)設(shè)計(jì)    

基于FPGA 的衛(wèi)星便攜站的同步數(shù)字復(fù)接器的設(shè)計(jì)

  • 在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,滿足同時(shí)傳輸幾種業(yè)務(wù)的需求,通常采用時(shí)分復(fù)用的方法,將若干個(gè)低速數(shù)字碼流按一定格式合并成一個(gè)高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個(gè)業(yè)務(wù)信
  • 關(guān)鍵字: FPGA  衛(wèi)星  便攜  數(shù)字復(fù)接器    

根升余弦脈沖成形濾波器FPGA實(shí)現(xiàn)

  • 摘要:提出了基于電路分割技術(shù)實(shí)現(xiàn)通信系統(tǒng)發(fā)送端根升余弦波形成形濾波器查表法的FPGA結(jié)構(gòu),節(jié)省了ROM單元,討論了其ROM初始化時(shí)形波數(shù)據(jù)的組織方法,完成了該結(jié)構(gòu)的VHDL實(shí)現(xiàn),給出了該設(shè)計(jì)在Modelsim環(huán)境下的時(shí)序仿
  • 關(guān)鍵字: FPGA  脈沖  成形濾波器    

市場(chǎng)需求推動(dòng)FPGA、CPU、DSP走向融合

  •   實(shí)際上,推動(dòng)某項(xiàng)或幾項(xiàng)技術(shù)發(fā)展方向的真正動(dòng)力是市場(chǎng)與技術(shù)的綜合因素,技術(shù)本身或內(nèi)在的發(fā)展慣性并不是最重要的,或者說并非唯一決定性因素。   
  • 關(guān)鍵字: FPGA  DSP  

Altera開始提供業(yè)界第一款集成EFEC解決方案

  •   Altera公司日前宣布,開始提供業(yè)界第一款集成增強(qiáng)前向糾錯(cuò)(EFEC) IP內(nèi)核,該內(nèi)核針對(duì)高性能Stratix IV和Stratix V系列FPGA進(jìn)行了優(yōu)化。EFEC7和EFEC20是Altera Newfoundland技術(shù)中心 (以前的Avalon Microelectronics) 開發(fā)的多維IP內(nèi)核,專門面向城域和長(zhǎng)距離光傳送網(wǎng)(OTN)等100G應(yīng)用而設(shè)計(jì)。 
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的大動(dòng)態(tài)數(shù)控AGC系統(tǒng)設(shè)計(jì)

  • 隨著軟件無(wú)線電技術(shù)和FPGA、DSP、AD 等技術(shù)的高速發(fā)展,數(shù)字接收機(jī)的應(yīng)用日益廣泛。為了擴(kuò)大數(shù)字接收機(jī)的ADC 動(dòng)態(tài)范圍,廣泛采用了自動(dòng)增益控制(AGC) ,使接收機(jī)的增益隨著信號(hào)的強(qiáng)弱進(jìn)行調(diào)整,其性能的好壞直接
  • 關(guān)鍵字: FPGA  AGC  動(dòng)態(tài)  數(shù)控    

基于FPGA的視頻采集與顯示模塊設(shè)計(jì)

  • 本文給出的視頻采集和顯示模塊在設(shè)計(jì)時(shí),選取分辨率為768times;494像素的NTSC制式, 并選用輸出像素為640times;480的CCD攝像頭; FPGA選取Altera CyclONeⅡ系列Ep2c35F672c36 (內(nèi)含35000個(gè)邏輯單元); 主動(dòng)串行配
  • 關(guān)鍵字: FPGA  視頻采集  顯示模塊    

基于FPGA的測(cè)角脈沖細(xì)分電路的設(shè)計(jì)

  • 摘要:對(duì)傳統(tǒng)的數(shù)字化轉(zhuǎn)角測(cè)量方法進(jìn)行了簡(jiǎn)要介紹,提出了一種能夠提高測(cè)角分辨率的脈沖細(xì)分技術(shù),并結(jié)合激光陀螺輸出信號(hào)對(duì)該方法進(jìn)行了誤差分析。接著利用FPGA對(duì)此項(xiàng)技術(shù)進(jìn)行了硬件實(shí)現(xiàn),具體描述了電路各部分的工
  • 關(guān)鍵字: FPGA  脈沖  電路    

基于FPGA和DDS技術(shù)的任意波形發(fā)生器設(shè)計(jì)

  • 摘要:根據(jù)現(xiàn)代電子系統(tǒng)對(duì)信號(hào)源的頻率穩(wěn)定度、準(zhǔn)確度及分辨率越來越高的要求,結(jié)合直接數(shù)字式頻率合成器(DDS)的優(yōu)點(diǎn),利用FPGA芯片的可編程性和實(shí)現(xiàn)方案易改動(dòng)的特點(diǎn),提出了一種基于FPGA和DDS技術(shù)的任意波形發(fā)生器
  • 關(guān)鍵字: FPGA  DDS  任意波形發(fā)生器    

基于FPGA與VHDL的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

  • 摘要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Altera公司的FPGA芯片EP3C225Q240C8N設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語(yǔ)言VHDL實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控制,并通
  • 關(guān)鍵字: FPGA  VHDL  微型打印機(jī)  驅(qū)動(dòng)設(shè)計(jì)    

基于FPGA的數(shù)字示波器

  • 摘要:提出一種基于FPGA的簡(jiǎn)易數(shù)字示波器設(shè)計(jì)方法,硬件上采用以Altera公司的EP2C8Q208CN現(xiàn)場(chǎng)可編程門陣列芯片作為核心器件,同時(shí)結(jié)合FPGA和NIOS軟核的優(yōu)勢(shì),設(shè)計(jì)高效的片上可編程系統(tǒng)(SoPC)對(duì)高速A/D所采集的數(shù)據(jù)進(jìn)
  • 關(guān)鍵字: FPGA  數(shù)字示波器    

基于FPGA的FFT算法硬件實(shí)現(xiàn)

  • 設(shè)計(jì)了一種基于FPGA的1024點(diǎn)16位FFT算法,采用了基4蝶形算法和流水線處理方式,提高了系統(tǒng)的處理速度,改善了系統(tǒng)的性能。提出了先進(jìn)行前一級(jí)4點(diǎn)蝶形運(yùn)算,再進(jìn)行本級(jí)與旋轉(zhuǎn)因子復(fù)乘運(yùn)算的結(jié)構(gòu)。合理地利用了硬件資源。對(duì)系統(tǒng)劃分的各個(gè)模塊使用Verilog HDL進(jìn)行編碼設(shè)計(jì)。對(duì)整個(gè)系統(tǒng)整合后的代碼進(jìn)行功能驗(yàn)證之后,采用QuartusⅡ與Matlab進(jìn)行聯(lián)合仿真,其結(jié)果是一致的。該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,在數(shù)字信號(hào)處理領(lǐng)域有廣泛應(yīng)用。
  • 關(guān)鍵字: FPGA  FFT  算法  硬件實(shí)現(xiàn)    

基于FPGA的跳頻通信頻率合成器實(shí)現(xiàn)

  • 摘要:介紹了一種基于ARM平臺(tái)、以太網(wǎng)和GPRS無(wú)線通信技術(shù)的智能家居遠(yuǎn)程監(jiān)控系統(tǒng),給出了系統(tǒng)的組成及工作原理,著重闡述了系統(tǒng)主要硬件和軟件的設(shè)計(jì)。智能家居遠(yuǎn)程監(jiān)控系統(tǒng)的核心是嵌入式Web服務(wù)器。通過該嵌入式We
  • 關(guān)鍵字: FPGA  跳頻通信  頻率合成器    
共6991條 306/467 |‹ « 304 305 306 307 308 309 310 311 312 313 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473