EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
FPGA迎來(lái)65nm時(shí)代
- 11月13日,Altera公司正式發(fā)布了業(yè)界期盼以久的65nm FPGA—Stratix III 。與此同時(shí)Xilinx又更進(jìn)一步,在同一時(shí)間推出了65nm的Virtex-5 LXT系列,這也是時(shí)隔半年之后Xilinx推出的第二款65nm 產(chǎn)品。由此,F(xiàn)PGA進(jìn)入了65nm時(shí)代,Altera 與Xilinx也將展開新的技術(shù)對(duì)壘。 Altera: Stratix III FPGA怎樣在獲得高性能的同時(shí)保持低功耗是65nm領(lǐng)域的最大難題,Altera的解決辦法是針對(duì)設(shè)計(jì)中需要的地方提高性能,而把其他地方的功
- 關(guān)鍵字: 0612_A FPGA 單片機(jī) 嵌入式系統(tǒng) 雜志_業(yè)界風(fēng)云
美國(guó)賽靈思(Xilinx)公司 & 合眾達(dá)公司在清華大學(xué)成功舉辦FPGA技術(shù)研討會(huì)
- 由美國(guó)賽靈思(Xilinx)公司組織、北京合眾達(dá)電子與清華大學(xué)電工電子中心共同舉辦的FPGA免費(fèi)教授研討會(huì)于12月16日、17日在清華大學(xué)電工電子實(shí)驗(yàn)室成功舉辦。來(lái)自清華大學(xué)、北京大學(xué)、北京理工大學(xué)、北京科技大學(xué)、北京郵電大學(xué)、北方工業(yè)大學(xué)、山東大學(xué)等多所高校近100位教師及學(xué)生代表參加。 Xilinx中國(guó)區(qū)大學(xué)計(jì)劃經(jīng)理謝凱年博士作了精彩演講,著重介紹了Xilinx公司發(fā)展歷史、國(guó)外知名高?;赬ilinx FPGA教學(xué)情況以及中國(guó)區(qū)大學(xué)計(jì)劃情況與宏偉藍(lán)圖,在座學(xué)員對(duì)
- 關(guān)鍵字: FPGA Xilinx 合眾達(dá) 清華大學(xué)
人臉檢測(cè)系統(tǒng)的SoPC設(shè)計(jì)
- 摘 要:本文采用Nios Ⅱ軟核處理器在FPGA上設(shè)計(jì)了一種人臉檢測(cè)系統(tǒng),對(duì)該系統(tǒng)的功能、結(jié)構(gòu)和實(shí)現(xiàn)作了較詳細(xì)的闡述。設(shè)計(jì)結(jié)果表明,該系統(tǒng)體積小,數(shù)據(jù)處理速度快,保證了很好的實(shí)時(shí)性。關(guān)鍵詞:人臉檢測(cè);FPGA; 軟核處理器;片上系統(tǒng) 引言人臉檢測(cè)跟蹤是計(jì)算機(jī)視覺中十分重要的研究領(lǐng)域,正受到越來(lái)越多的關(guān)注。傳統(tǒng)基于PC平臺(tái)的人臉檢測(cè)跟蹤系統(tǒng)體積大,不能滿足便攜的要求,更不適合露天使用;而采用通用的DSP芯片組成的系統(tǒng),外圍電路較復(fù)雜,設(shè)計(jì)與調(diào)試都需要較長(zhǎng)的時(shí)間,且系統(tǒng)的可擴(kuò)展性和移植性不好。利
- 關(guān)鍵字: FPGA 測(cè)量 測(cè)試 片上系統(tǒng) 人臉檢測(cè) 軟核處理器
DAB接收機(jī)的樣機(jī)設(shè)計(jì)
- 與現(xiàn)行廣播相比,數(shù)字音頻廣播(Digital Audio Broadcasting,簡(jiǎn)稱DAB)這種新的傳輸系統(tǒng)憑借其諸多優(yōu)點(diǎn)而引起了國(guó)際通信行業(yè)的矚目,并獲得了迅速的發(fā)展。我國(guó)廣播電影電視行業(yè)標(biāo)準(zhǔn)《30~3000MHz地面數(shù)字音頻廣播系統(tǒng)技術(shù)規(guī)范》自2006年6月1日起實(shí)施。 該標(biāo)準(zhǔn)是DAB標(biāo)準(zhǔn),適用于移動(dòng)和固定接收機(jī)傳送高質(zhì)量數(shù)字音頻節(jié)目和數(shù)據(jù)業(yè)務(wù)。 由于手機(jī)電視將為2008北京奧運(yùn)提供服務(wù),國(guó)內(nèi)多家單位已積極致力于DAB的研制開發(fā)。本文將介紹DAB接收機(jī)的樣機(jī)設(shè)計(jì)。 系統(tǒng)的性能要求 歐洲D(zhuǎn)AB
- 關(guān)鍵字: DAB DSP FPGA 數(shù)字音頻廣播 消費(fèi)電子 消費(fèi)電子
基于FPGA的TCP粘合設(shè)計(jì)與實(shí)現(xiàn)
- 傳統(tǒng)的數(shù)據(jù)分流一般基于三層、四層交換,不能在應(yīng)用層解析數(shù)據(jù),導(dǎo)致數(shù)據(jù)在后端服務(wù)器解析后還要相互重新分發(fā),增加了服務(wù)數(shù)據(jù)傳輸?shù)拈_銷,為解決該問題,可以在客戶端與服務(wù)器之間采用應(yīng)用級(jí)代理服務(wù)器,利用該服務(wù)器專門對(duì)數(shù)據(jù)包進(jìn)行解析分發(fā),但是該方式下,數(shù)據(jù)要進(jìn)入TCP/IP協(xié)議棧,處理速度慢,同時(shí)代理服務(wù)器還需要與客戶端、服務(wù)器雙方通信,需要處理的數(shù)據(jù)量非常大,因此在集群應(yīng)用中,特別是大規(guī)模負(fù)載平衡集群系統(tǒng)中很少使用應(yīng)用級(jí)代理。 在應(yīng)用級(jí)代理的基礎(chǔ)上,為進(jìn)一步提高數(shù)據(jù)處理的速度,提出了TCP粘合技術(shù)[1]。該技
- 關(guān)鍵字: FPGA TCP粘合 服務(wù)器 客戶端 通訊 網(wǎng)絡(luò) 無(wú)線
基于CPLD的位同步時(shí)鐘提取電路設(shè)計(jì)
- 引言 異步串行通信是現(xiàn)代電子系統(tǒng)中最常用的數(shù)據(jù)信息傳輸方式之一,一般情況下,為了能夠正確地對(duì)異步串行數(shù)據(jù)進(jìn)行發(fā)送和接收,就必須使其接收與發(fā)送的碼元同步,位同步時(shí)鐘信號(hào)不僅可用來(lái)對(duì)輸入碼元進(jìn)行檢測(cè)以保證收發(fā)同步,而且在對(duì)接收的數(shù)字碼元進(jìn)行各種處理等過程中,也可以為系統(tǒng)提供一個(gè)基準(zhǔn)的同步時(shí)鐘。 本文介紹的位同步時(shí)鐘的提取方案,原理簡(jiǎn)單且同步速度較快。整個(gè)系統(tǒng)采用VerilogHDL語(yǔ)言編寫,并可以在CPLD上實(shí)現(xiàn)。 位同步時(shí)鐘的提取原理 本系統(tǒng)由一個(gè)跳變沿捕捉模塊、一個(gè)狀態(tài)寄存器和一個(gè)可控計(jì)數(shù)器共三
- 關(guān)鍵字: CPLD 串行通信 電源技術(shù) 模擬技術(shù) 同步時(shí)鐘
通過LabVIEW FPGA加速嵌入式系統(tǒng)原型化的過程
- 嵌入式系統(tǒng)的發(fā)展趨勢(shì) 嵌入式系統(tǒng)一般是指一個(gè)獨(dú)立且具有專門用途的系統(tǒng),隨著半導(dǎo)體技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)正在滲入現(xiàn)代社會(huì)的各個(gè)方面,被廣泛應(yīng)用于航空航天、通信設(shè)備、消費(fèi)電子、工業(yè)控制、汽車、船舶等領(lǐng)域。巨大的市場(chǎng)需求推動(dòng)了嵌入式系統(tǒng)向更高的技術(shù)水平發(fā)展。 嵌入式系統(tǒng)的開發(fā)流程,一般可以分為三個(gè)階段:設(shè)計(jì),原型化及發(fā)布。設(shè)計(jì)主要是對(duì)產(chǎn)品本身以及其中牽涉到的算法、概念進(jìn)行設(shè)計(jì),原型化是對(duì)設(shè)計(jì)的可行性進(jìn)行驗(yàn)證或評(píng)估,發(fā)布是產(chǎn)品的最終實(shí)現(xiàn)。大部分情況下,整個(gè)開發(fā)流程中需要牽涉到多種軟件開發(fā)工具。比如在設(shè)
- 關(guān)鍵字: FPGA LabVIEW 單片機(jī) 嵌入式系統(tǒng) 系統(tǒng)原型化
Altera發(fā)售可量產(chǎn)的Stratix II GX FPGA
- Altera公司(NASDAQ:ALTR)今天宣布開始發(fā)售其可量產(chǎn)的Stratix® II GX FPGA。高密度Stratix II GX系列提供20個(gè)工作范圍在600Mbps至6.375Gbps的低功耗收發(fā)器,串行鏈路總鏈接能力達(dá)到前所未有的127Gbps。用戶現(xiàn)在可以使用Stratix II GX FPGA來(lái)設(shè)計(jì)生產(chǎn)多吉比特互聯(lián)系統(tǒng),滿足甚至超越其性能和信號(hào)完整性規(guī)范。隨著E
- 關(guān)鍵字: Altera FPGA GX II Stratix 單片機(jī) 嵌入式系統(tǒng)
LambdaPRO 3支持XILINX Virtex-4 FX FPGA
- 2006年11月,LambdaPRO 3成功實(shí)現(xiàn)了對(duì)XILINX公司內(nèi)嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶可以在Virtex-4 FX FPGA上開發(fā)基于DeltaOS的嵌入式系統(tǒng)。 Virtex-4 FX FPGA是XILINX公司推出的高性能FPGA,設(shè)備具有如下特點(diǎn): 高性能; &
- 關(guān)鍵字: FPGA XILINX 單片機(jī) 嵌入式系統(tǒng)
FPGA給汽車電子帶來(lái)新機(jī)遇
- 今天,汽車電子領(lǐng)域在好幾個(gè)方面呈現(xiàn)出持續(xù)增長(zhǎng)的勢(shì)頭;其中包括汽車型款的推陳出新、車型的平均壽命逐漸縮短,以及換車的原因并非出于性能下降,而是因?yàn)橄M(fèi)者的喜好。 其它加促了汽車電子發(fā)展的原因,還有:技術(shù) - 隨著半導(dǎo)體技術(shù)進(jìn)步,元件的成本得以下降;市場(chǎng)競(jìng)爭(zhēng)-汽車制造商越來(lái)越多地將電子器件作為其競(jìng)爭(zhēng)的優(yōu)勢(shì)或武器;性能-電子產(chǎn)品可用來(lái)優(yōu)化汽油消耗和提高引擎性能;法規(guī)要求–法例規(guī)定在點(diǎn)火器和引擎控制系統(tǒng)中使用的電子器件必須有助于減少排放;安全性-安全功能如氣囊、ABS系統(tǒng)及應(yīng)急呼叫系統(tǒng)等現(xiàn)已成為開拓市場(chǎng)的工具
- 關(guān)鍵字: FPGA 汽車電子 汽車電子
賽靈思在華首發(fā)成本最低的I/O優(yōu)化FPGA SPARTAN-3A平臺(tái)
- 賽靈思推出Spartan™-3A系列I/O優(yōu)化現(xiàn)場(chǎng)可編程門陣列(FPGA)平臺(tái)。這一平臺(tái)是對(duì)低成本、大規(guī)模應(yīng)用的新一代Spartan-3系列產(chǎn)品的擴(kuò)展。SPARTAN-3A平臺(tái)為相對(duì)于邏輯密度而言更注重I/O數(shù)量與功能的應(yīng)用提供了一個(gè)成本更低的解決方案。Spartan-3A FPGA支持業(yè)界最廣泛的I/O標(biāo)準(zhǔn)(26種),具備獨(dú)特的電源管理、配置功能以及防克隆(anti-cloning)安全優(yōu)勢(shì),可以為消費(fèi)和工業(yè)領(lǐng)域中的新型大規(guī)模應(yīng)用,如顯示屏接口、視頻/調(diào)諧器板接口和視頻交換,提
- 關(guān)鍵字: FPGA I/O優(yōu)化 SPARTAN-3A 單片機(jī) 嵌入式系統(tǒng) 賽靈思
[DSP/FPGA]DSP學(xué)習(xí)進(jìn)階
- 學(xué)習(xí)TI的各種DSP,本著循序漸進(jìn)的原則,可以分為多個(gè)層次。根據(jù)我多年開發(fā)DSP的經(jīng)驗(yàn),在這里總結(jié)一下各個(gè)層次的進(jìn)階:1、DSP2000(除了2812):進(jìn)階:標(biāo)準(zhǔn)C -> C和匯編混合編程說(shuō)明:把DSP2000當(dāng)作單片機(jī)來(lái)玩就可以了,非常簡(jiǎn)單。2、DSP5000(包括DSP2812)主要:標(biāo)準(zhǔn)C -> C和匯編混合編程 -> DSP/BIOS -> RF3說(shuō)明:DSP5000是個(gè)中等產(chǎn)品,性能不高不低
- 關(guān)鍵字: DSP FPGA
FPGA協(xié)同處理的優(yōu)勢(shì)
- 摘要: 本文介紹的ESL技術(shù)為傳統(tǒng)的DSP系統(tǒng)設(shè)計(jì)人員提供了有效的FPGA的設(shè)計(jì)實(shí)現(xiàn)方法。關(guān)鍵詞: DSP;FPGA;ESL 傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語(yǔ)言開發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供巨大的性能、功耗和成本優(yōu)勢(shì)。盡管優(yōu)勢(shì)如此明顯,但習(xí)慣于使用基于處理器的系統(tǒng)進(jìn)行設(shè)計(jì)的團(tuán)隊(duì),仍會(huì)避免使用FPGA,因?yàn)樗麄內(nèi)狈Ρ匾挠布寄?,?lái)將FPGA用作協(xié)處理器(圖1)。不熟悉像VHDL和Verilog這樣
- 關(guān)鍵字: 0611_A DSP ESL FPGA 單片機(jī) 嵌入式系統(tǒng) 雜志_技術(shù)長(zhǎng)廊
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473