首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> flip-flop

主從觸發(fā)器(master-slave flip-flop)基本原理

  • 圖13-11(a)所示為主從RS觸發(fā)器原理電路。它是由兩個(gè)高電平觸發(fā)方式的同步RS觸發(fā)器構(gòu)成。其中門(mén)E、F、G、H構(gòu)成主觸發(fā)器,時(shí)鐘信號(hào)為CP,輸出為Q、,輸入為R、S。門(mén)A、B、C、D構(gòu)成從觸發(fā)器,時(shí)鐘信號(hào)為,輸入為主觸發(fā)器
  • 關(guān)鍵字: 基本  原理  flip-flop  master-slave  觸發(fā)器  主從  
共2條 1/1 1

flip-flop介紹

觸發(fā)器(學(xué)名雙穩(wěn)態(tài)多諧振蕩器,臺(tái)灣譯作正反器)(bistable multivibrator, flip-flop)在電子學(xué)里,可應(yīng)用在數(shù)字電路上,是循序邏輯元器件的其中一類(lèi)。其線路圖由邏輯門(mén)組合而成,可記錄“1”和“0”數(shù)據(jù),其結(jié)構(gòu)均由SR鎖存器派生而來(lái)。在一個(gè)觸發(fā)器里,所包括的有“0”、“1”、輸入/輸出信號(hào)和時(shí)鐘頻率。 [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473