首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga-pwm

基于單片機(jī)和FPGA的掃頻儀設(shè)計(jì)

  • 以89S52單片機(jī)和FPGA為控制核心,設(shè)計(jì)了一個(gè)測試四端網(wǎng)絡(luò)幅頻特性和相頻特性的掃頻儀。系統(tǒng)功能分為掃頻信號(hào)產(chǎn)生、幅頻特性測試、相頻特性測試等模塊;而操作部分包括矩陣鍵盤、點(diǎn)陣式液晶顯示器、波形顯示電路。系統(tǒng)可以測量未知網(wǎng)絡(luò)特定頻率點(diǎn)的頻率特性,此外,用戶還可以通過鍵盤設(shè)置掃頻信號(hào)的上下限,并利用示波器精確的顯示幅頻、相頻曲線。
  • 關(guān)鍵字: 設(shè)計(jì)  FPGA  單片機(jī)  基于  

一種基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)研究與設(shè)計(jì)

  • 在FPGA上設(shè)計(jì)一個(gè)高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA的片上網(wǎng)絡(luò)...
  • 關(guān)鍵字: FPGA  片上網(wǎng)絡(luò)  多時(shí)鐘  通信  Virtex  

基于FPGA的RFID讀寫器設(shè)計(jì)

  • 摘要:設(shè)計(jì)并提出一種高頻射頻識(shí)別系統(tǒng)讀寫器設(shè)計(jì)的新方案。讀寫器采用MF RC500射頻讀寫芯片,以FPGA作為處理器,符合ISO/IECl4-443標(biāo)準(zhǔn),工作頻率為13.56MHz,讀寫距離為10cm左右。給出了讀寫器硬件系統(tǒng)的組成和軟
  • 關(guān)鍵字: FPGA  RFID  射頻  

基于FPGA和SMT387的SAR數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)

  • 為了解決現(xiàn)有的合成孔徑雷達(dá)SAR回波信號(hào)采集存儲(chǔ)系統(tǒng)不能同時(shí)滿足高采樣率、高采樣精度、高存儲(chǔ)速度、大存儲(chǔ)容量、脫機(jī)運(yùn)行的問題。該文提出了一種基于FPGA和DSP的SAR回波信號(hào)的采集與存儲(chǔ)系統(tǒng)。該系統(tǒng)采用專用于數(shù)據(jù)硬盤存儲(chǔ)的DSP功能模塊SMT387和ViTrex 4系列的FPGA器件XC4VFxl2設(shè)計(jì)。Virtex 4系列FPGA主要控制采集存儲(chǔ)系統(tǒng)的總體時(shí)序,采集回波信號(hào)的有效部分存入SATA硬盤,SMT387主要運(yùn)用紐曼-皮爾遜準(zhǔn)則的滑窗檢測算法檢測回波信號(hào)的具體位置,并計(jì)算出各種位置信息的具體參
  • 關(guān)鍵字: FPGA  387  SMT  SAR    

基于FPGA的信道化接收機(jī)

  • 針對(duì)寬帶陣列偵收系統(tǒng),設(shè)計(jì)一種基于FPGA的信道化接收機(jī)實(shí)現(xiàn)方案,并對(duì)各模塊具體的實(shí)現(xiàn)進(jìn)行了分析、設(shè)計(jì),特別是基于FPGA的信道化模塊。整個(gè)系統(tǒng)具有子信道頻帶窄、利于對(duì)信號(hào)進(jìn)行精細(xì)化處理、功耗低、體積小、成本低、操作靈活以及易于擴(kuò)展等特點(diǎn)。硬件系統(tǒng)測試結(jié)果驗(yàn)證了系統(tǒng)設(shè)計(jì)的有效性和可行性。
  • 關(guān)鍵字: FPGA  信道化接收    

在FPGA中實(shí)施4G無線球形檢測器的方案

  • WiMAX對(duì)寬帶互聯(lián)網(wǎng)接入如同手機(jī)對(duì)語音通信一樣意義非凡。它可以取代DSL和有線服務(wù),為您隨時(shí)隨地提供...
  • 關(guān)鍵字: 無線球形檢測器  4G  WiMAX  FPGA  

MCS-51單片機(jī)與FPGA

  • 1 單片機(jī)與FPGA的接口方式單片機(jī)與FPGA的接口方式一般有兩種,即總線方式與獨(dú)立方式。MCS-51單片機(jī)具有很強(qiáng)的外部總線擴(kuò)展能力,利用片外三總線結(jié)構(gòu)很容易實(shí)現(xiàn)單片機(jī)與FPGA的總線接口,而且單片機(jī)以總線方式與FPGA進(jìn)
  • 關(guān)鍵字: FPGA  

基于FPGA的三相函數(shù)信號(hào)發(fā)生器設(shè)計(jì)

  • 摘要:基于FPGA的三相函數(shù)信號(hào)發(fā)生器以DDS為核心,在Altera公司CycloneⅡ系列EP2C8T144C8上實(shí)現(xiàn)正弦波、方波、三角波和鋸齒波信號(hào)的產(chǎn)生,利用單片機(jī)PICl8F4550控制波形的頻率及相位差。同時(shí)單片機(jī)通過DAC0832控制波
  • 關(guān)鍵字: FPGA  三相  函數(shù)信號(hào)發(fā)生器    

基于DSP Builder的回波抵消器設(shè)計(jì)與實(shí)現(xiàn)

  • 基于DSP Builder的回波抵消器設(shè)計(jì)與實(shí)現(xiàn),摘要:針對(duì)通信中的回波問題,基于自適應(yīng)濾波的LMS算法,設(shè)計(jì)了自適應(yīng)回波抵消器。并基于利用FPGA芯片,在DSP Builder平臺(tái)上,有效結(jié)合MatLab/Simulink和Quanus II設(shè)計(jì)工具,根據(jù)模塊化設(shè)計(jì)思想實(shí)現(xiàn)了LMS算法自適應(yīng)
  • 關(guān)鍵字: 通信  DSP   回波抵消器  FPGA  

實(shí)時(shí)嵌入式產(chǎn)品的測試系統(tǒng)設(shè)計(jì)

  • 實(shí)時(shí)嵌入式產(chǎn)品的測試系統(tǒng)設(shè)計(jì),摘要:主要介紹針對(duì)高實(shí)時(shí)性的嵌入式產(chǎn)品而開發(fā)的測試系統(tǒng)的設(shè)計(jì),簡單介紹了被測試系統(tǒng)的特性,從整個(gè)測試系統(tǒng)的設(shè)計(jì)思想、設(shè)計(jì)原理,包括軟件和硬件等方面,給出詳細(xì)的介紹。另外,比較了不同方案設(shè)計(jì)的優(yōu)缺點(diǎn),為
  • 關(guān)鍵字: 嵌入式  測試系統(tǒng)  RTX  FPGA  通信  

基于FPGA的寬帶數(shù)字接收機(jī)變帶寬數(shù)字下變頻器

  • 變帶寬數(shù)字下變頻器(VB-DDC)可以對(duì)多種帶寬的輸入信號(hào)進(jìn)行處理,因此在雷達(dá)、通信、電子偵察等領(lǐng)域有廣泛應(yīng)...
  • 關(guān)鍵字: FPGA  帶寬可變  VB-DDC  StratixII  

基于FPGA的65nm芯片的設(shè)計(jì)方案

  • 基于FPGA的65nm芯片的設(shè)計(jì)方案,  隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類關(guān)鍵的開發(fā)問題:待機(jī)功耗和開發(fā)成本。這兩個(gè)問題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問題。在設(shè)計(jì)方法上從專用集成電路(ASIC)和
  • 關(guān)鍵字: 設(shè)計(jì)  方案  芯片  65nm  FPGA  基于  

FPGA架構(gòu)的功耗及影響功耗的用戶選擇方案

  • FPGA架構(gòu)的功耗及影響功耗的用戶選擇方案,  本文將介紹FPGA的功耗、流行的低功耗功能件以及影響功耗的用戶選擇方案,并探討近期的低功耗研究,以洞察高功率效率FPGA的未來趨勢?! 」牡慕M成部分  FPGA的功耗由兩部分組成:動(dòng)態(tài)功耗和靜態(tài)功耗。信號(hào)給
  • 關(guān)鍵字: 功耗  選擇  方案  用戶  影響  架構(gòu)  FPGA  

基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真

  • 基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真,  針對(duì)目前國內(nèi)SDH系統(tǒng)中還沒有一個(gè)專門的E1分接復(fù)用芯征,本文介紹一種用高級(jí)硬件描述語言VHDL及狀態(tài)轉(zhuǎn)移圖完成該發(fā)接復(fù)用器的設(shè)計(jì)的新型設(shè)計(jì)方法及其FPGA實(shí)現(xiàn)。并給出了用Xilinx FoundaTIon tools EDA軟件設(shè)計(jì)的
  • 關(guān)鍵字: 設(shè)計(jì)  FPGA  仿真  系統(tǒng)  SDH  VHDL  復(fù)用器  基于  
共7210條 344/481 |‹ « 342 343 344 345 346 347 348 349 350 351 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473