xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
Plunify的InTime設(shè)計(jì)優(yōu)化軟件可支持Altera 的FPGA和SoC
- 開創(chuàng)性FPGA軟件供應(yīng)商Plunify® Pte. Ltd.今日發(fā)布其支持Altera 的FPGA和SoC的InTimeTM設(shè)計(jì)優(yōu)化軟件。 Plunify的InTime軟件借助于運(yùn)算資源和機(jī)器學(xué)習(xí)技術(shù),快速地生成解決設(shè)計(jì)問題的優(yōu)化策略。 Altera軟件和IP市場總監(jiān)Alex Grbic說,“我們很高興Plunify能成為我們的合作伙伴。與Plunify這樣的公司合作使我們可以向客戶提供更多相互支持的解決方案。” Plunify的InTime軟件能為A
- 關(guān)鍵字: FPGA Altera SoC
基于FPGA的軟件無線電平臺設(shè)計(jì)
- 軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通 過軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可重構(gòu)可編程的無線電系統(tǒng)。軟件無線電的關(guān)鍵思想是,將AD(DA)盡可能靠近天線和用軟件來 完成盡可能多的無線電功能。 蜂窩移動(dòng)通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進(jìn)入商業(yè)運(yùn)行一方面需要解決不同標(biāo)準(zhǔn)的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴(kuò)展升級能力,軟件無線電技術(shù)無疑是最好的解決方案。用ASI
- 關(guān)鍵字: FPGA ASIC
基于FPGA的LCD顯示遠(yuǎn)程更新
- LED顯示屏的廣泛應(yīng)用使用戶迫切需要實(shí)現(xiàn)對其遠(yuǎn)程控制,本文詳細(xì)的介紹了LCD顯示的遠(yuǎn)程更新,想要了解全面的信息請參照文章。
- 關(guān)鍵字: FPGA LCD 遠(yuǎn)程更新 TCP/IP協(xié)議
Altera和IBM發(fā)布具有一致性共享存儲器的FPGA加速POWER系統(tǒng)
- Altera公司和IBM今天發(fā)布了業(yè)界第一款基于FPGA的加速平臺,通過IBM的一致性加速器處理器接口(CAPI),實(shí)現(xiàn)FPGA與POWER8 CPU順暢的連接。這一可重新配置的硬件加速器在FPGA和處理器之間有共享虛擬存儲器,顯著提高了高性能計(jì)算(HPC)和數(shù)據(jù)中心應(yīng)用的系統(tǒng)性能、效率和靈活性。在超級計(jì)算2014年度大會上,Altera和IBM展示的幾種POWER8系統(tǒng)能夠使用FPGA實(shí)現(xiàn)連續(xù)加速。 通過與OpenPOWER基金會一起工作,Altera和IBM開發(fā)了非常靈活的異構(gòu)計(jì)算解決方案,
- 關(guān)鍵字: Altera IBM FPGA
ADI推出最新快速原型制作套件AD-FMCDAQ2-EB
- Analog Devices, Inc. (ADI: NASDAQ) 最近推出一款快速原型制作套件,其可簡化寬動(dòng)態(tài)范圍 GSPA 數(shù)據(jù)轉(zhuǎn)換器到 FPGA(現(xiàn)場可編程門陣列)的連接。 數(shù)字和模擬設(shè)計(jì)人員可以采用快速原型制作套件 AD-FMCDAQ2-EBZ ,在主要的 FPGA 平臺(包括 Xilinx 的 UltraScale FPGA,以及 Zynq 用于雷達(dá)、儀器儀表、無線電和其它數(shù)據(jù)采集應(yīng)用的所有可編程 SoC 器件)上快速地對高速 JEDEC JESD204B SerDes(串行器/解串器)G
- 關(guān)鍵字: ADI FPGA SoC
FPGA研發(fā)之道(18)-設(shè)計(jì)不是湊波形(八)總線(上)
- 如果設(shè)計(jì)中有多個(gè)模塊,每個(gè)模塊內(nèi)部有許多寄存器或者存儲塊需要配置或者提供讀出那么實(shí)現(xiàn)方式有多種,主要如下: 實(shí)現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡單是簡單,但是頂層連接工作量較大,并且如果配置個(gè)數(shù)較多,導(dǎo)致頂層中寄存器的數(shù)目也會較多。 實(shí)現(xiàn)方式二:通過總線進(jìn)行連接,為每個(gè)模塊分配一個(gè)地址范圍。這樣寄存器等擴(kuò)展就可以在模塊內(nèi)部進(jìn)行擴(kuò)展,而不用再頂層進(jìn)行過多的頂層互聯(lián)。如下圖所示: ? 那如果進(jìn)行總線的選擇,那么有一種
- 關(guān)鍵字: FPGA AVALON
FPGA研發(fā)之道(17)-化繁為簡
- 有個(gè)笑話說,有個(gè)病人感冒了,于是去看醫(yī)生,醫(yī)生診斷后說,你得了感冒,但是我只會治療肺炎,不如你回家再澆點(diǎn)涼水,把病惡化成肺炎,那我能治了。這個(gè)笑話展示了庸醫(yī)誤人。但是另一方面,從邏輯上來講,醫(yī)生則是一個(gè)把未知問題轉(zhuǎn)化成已知問題的高手。 不說笑話,下面出兩個(gè)題目,其分別是 問題1:運(yùn)用數(shù)字電路,如何將一個(gè)時(shí)鐘域的上升沿,轉(zhuǎn)換成另一個(gè)時(shí)鐘域的脈沖信號(單周期信號)。 問題2:運(yùn)用數(shù)字電路,如何將一個(gè)時(shí)鐘域的脈沖信號(單周期信號),轉(zhuǎn)換成另一個(gè)時(shí)鐘域的上升沿。 可能乍一看,這兩個(gè)題目
- 關(guān)鍵字: FPGA 數(shù)字電路
FPGA研發(fā)之道(16)-可測性設(shè)計(jì)—從大數(shù)據(jù)開始說起
- 當(dāng)下,最火的學(xué)問莫過于《大數(shù)據(jù)》,大數(shù)據(jù)的核心思想就是通過科學(xué)統(tǒng)計(jì),實(shí)現(xiàn)對于社會、企業(yè)、個(gè)人的看似無規(guī)律可循的行為進(jìn)行更深入和直觀的了解。FPGA的可測性也可以對FPGA內(nèi)部“小數(shù)據(jù)”的統(tǒng)計(jì)查詢,來實(shí)現(xiàn)對FPGA內(nèi)部BUG的探查。 可測性設(shè)計(jì)對于FPGA設(shè)計(jì)來說,并不是什么高神莫測的學(xué)問。FPGA的可測性設(shè)計(jì)的目的在設(shè)計(jì)一開始,就考慮后續(xù)問題調(diào)試,問題定位等問題。要了解FPGA可測性設(shè)計(jì),只不過要回答幾個(gè)問題,那就是: (1) 設(shè)計(jì)完成如何進(jìn)行測試? (2)
- 關(guān)鍵字: FPGA JTAG
FPGA研發(fā)之道(15)-設(shè)計(jì)不是湊波形(五)接口設(shè)計(jì)
- 作為FPGA工程師來說,碰到新的問題是設(shè)計(jì)中最常見的事情了,技術(shù)發(fā)展趨勢日新月異,所以經(jīng)常會有新的概念,新的需求,新的設(shè)計(jì)等待去實(shí)現(xiàn)。不是每個(gè)通過BAIDU或者GOOGLE都有答案。 因此,新的設(shè)計(jì)經(jīng)常會有,那如何實(shí)現(xiàn)? 假設(shè),F(xiàn)PGA需要設(shè)計(jì)一個(gè)接口模塊,那我們就需要了解一下幾個(gè)問題: (1) 同步接口還是異步接口模塊; (2) 有哪些信號,功能是什么? (3) 信號之間時(shí)序關(guān)系是什么? (4) 傳遞的效率能夠達(dá)到多少; (5) 等等! 誰會給予這些答
- 關(guān)鍵字: FPGA 測試 接口
基于FPGA的LCD顯示遠(yuǎn)程更新
- 1 項(xiàng)目背景 1.1 研究背景 LCD顯示屏的應(yīng)用越來越廣,數(shù)量越來越多。LCD顯示屏應(yīng)用廣泛,無處不在。小到家庭各種電器設(shè)備,大到軍事設(shè)備。更常見是用于各種公共場合如體育館、廣場等商業(yè)用途。給我們傳遞一種更為直觀、生動(dòng)的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場帶來了巨大的商機(jī)。傳統(tǒng)的顯示器大多采用控制系統(tǒng)與顯示界面集成在一起的方案,不便于實(shí)時(shí)管理與有效維護(hù),不便于及時(shí)更新;也不便于人親臨惡劣的工作環(huán)境下進(jìn)行人為操控。LED顯示屏用戶迫切需要實(shí)現(xiàn)對LED顯示屏的遠(yuǎn)程控制。
- 關(guān)鍵字: FPGA LCD Microblaze
基于FPGA的Viterbi譯碼器設(shè)計(jì)及實(shí)現(xiàn)
- 卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時(shí),它比其它概率譯碼算法效率更高、速度更快,譯碼器的硬件結(jié)構(gòu)比較簡單。隨著可編程邏輯技術(shù)的不斷發(fā)展,其高密度、低功耗、使用靈活、設(shè)計(jì)快速、成本低廉、現(xiàn)場可編程和反復(fù)可編程等特性,使FPGA逐步成為Viterbi譯碼器設(shè)計(jì)的最佳方法。項(xiàng)目目的是用FPGA實(shí)現(xiàn)一個(gè)Viterbi譯碼器。 一、譯碼器功能分析 譯碼器是一種具有“翻譯”功能的邏輯電路,這
- 關(guān)鍵字: FPGA Viterbi 譯碼器
基于FPGA+DSP遠(yuǎn)程監(jiān)控器設(shè)計(jì)與實(shí)現(xiàn)
- 項(xiàng)目研究的目的和主要研究內(nèi)容 研究目的 為了遠(yuǎn)程對現(xiàn)場進(jìn)行設(shè)備管理和環(huán)境監(jiān)控,并簡化現(xiàn)場監(jiān)控設(shè)備,有效地提高整個(gè)系統(tǒng)的穩(wěn)定性和安全性。擬開發(fā)一款遠(yuǎn)程控制器,簡稱RCM遠(yuǎn)控器。該遠(yuǎn)控器將集現(xiàn)場數(shù)據(jù)采集、多種通信協(xié)議轉(zhuǎn)換、故障告警、應(yīng)急控制、智能聯(lián)動(dòng)、內(nèi)嵌WEB配置頁等多項(xiàng)功能。 主要研究內(nèi)容 1.遠(yuǎn)程監(jiān)控系統(tǒng) 遠(yuǎn)程監(jiān)控系統(tǒng)總體結(jié)構(gòu)(如圖1所示),其中主要研究內(nèi)容為RCM遠(yuǎn)控器。 ? 圖 1 遠(yuǎn)控器通過RJ45與TCP/IP網(wǎng)絡(luò)開放式網(wǎng)絡(luò)相
- 關(guān)鍵字: FPGA DSP RCM
基于FPGA的脫機(jī)手寫體漢字識別系統(tǒng)
- 1設(shè)計(jì)摘要 1.1項(xiàng)目背景 漢字作為非字母化、非拼音化的文字,在當(dāng)今高度信息化的社會里,如何快速高效地將漢字輸入計(jì)算機(jī),已成為影響人機(jī)交流信息效率的一個(gè)重要瓶頸。目前,漢字輸入主要分為人工鍵盤輸入和機(jī)器自動(dòng)識別輸入兩種,其中人工鍵入速度慢且勞動(dòng)強(qiáng)度大。自動(dòng)識別輸入分為語音識別和漢字識別兩種,其中漢字識別是將漢字點(diǎn)陣圖形轉(zhuǎn)換成電信號,然后輸入給數(shù)字信號處理器或計(jì)算機(jī)進(jìn)行處理,依據(jù)一定的分類算法在漢字字符集合中識別出與之相匹配的漢字。因此,研究脫機(jī)手寫體漢字識別的目的就是解決漢字信息如何高速輸
- 關(guān)鍵字: FPGA 神經(jīng)網(wǎng)絡(luò) 漢字識別
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473