xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
基于FPGA的QPSK及OQPSK信號(hào)調(diào)制和解調(diào)電路設(shè)計(jì)
- 0 引言 調(diào)制識(shí)別技術(shù)在軍事、民用領(lǐng)域都有十分廣泛的應(yīng)用價(jià)值,近年來一直受到人們的關(guān)注。隨著更多調(diào)制方式的使用,調(diào)制識(shí)別技術(shù)也在不斷向前發(fā)展,并應(yīng)用于各個(gè)領(lǐng)域。 數(shù)字調(diào)制信號(hào)又稱為鍵控信號(hào),調(diào)制過程可用鍵控的方法由基帶信號(hào)對(duì)載頻信號(hào)的振幅、頻率及相位進(jìn)行調(diào)制。這種調(diào)制的最基本方法有3種:振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK)。根據(jù)所處理的基帶信號(hào)的進(jìn)制不同,它們可分為二進(jìn)制和多進(jìn)制調(diào)制(M進(jìn)制)。多進(jìn)制數(shù)字調(diào)制與二進(jìn)制相比,其頻譜利用率更高。其中QPSK(即4PSK)是
- 關(guān)鍵字: FPGA 數(shù)字調(diào)制信號(hào) 調(diào)制識(shí)別 QPSK
Flash外部配置器件在SOPC中的應(yīng)用
- 1 Flash在SOPC中的作用 Flash在SOPC中的作用主要表現(xiàn)在兩方面:一方面,可用Flash來保存FPGA的配置文件,從而可以省去EPCS芯片或解決EPCS芯片容量不夠的問題。當(dāng)系統(tǒng)上電后,從Flash中讀取配置文件,對(duì)FPGA進(jìn)行配置。另一方面,可用Flash來保存用戶程序。對(duì)于較為復(fù)雜的SOPC系統(tǒng),用戶程序一般較大,用EPCS來存儲(chǔ)是不現(xiàn)實(shí)的。系統(tǒng)完成配置后,將Flash中的用戶程序轉(zhuǎn)移到外接RAM或片內(nèi)配置生成的RAM中,然后系統(tǒng)開始運(yùn)行。 2 Flash編程的實(shí)現(xiàn)
- 關(guān)鍵字: FPGA SOPC Flash RAM NiosII
基于FPGA的核物理實(shí)驗(yàn)定標(biāo)器的設(shè)計(jì)與實(shí)現(xiàn)
- 定標(biāo)器在大學(xué)實(shí)驗(yàn)中有很廣泛的應(yīng)用,其中近代物理實(shí)驗(yàn)中的核物理實(shí)驗(yàn)里就有2個(gè)實(shí)驗(yàn)(G-M計(jì)數(shù)管和β吸收)要用到高壓電源和定標(biāo)器,而目前現(xiàn)有的設(shè)備一般使用的是分立元器件,已嚴(yán)重老化,高壓極不穩(wěn)定,維護(hù)也較為困難;另一方面在許多常用功能上明顯欠缺,使得學(xué)生的實(shí)驗(yàn)課難以維持。為此我們提出了一種新的設(shè)計(jì)方案:采用EDA進(jìn)行結(jié)構(gòu)設(shè)計(jì),充分發(fā)揮FPGA(Field Programmable Gate Array)技術(shù)的集成特性,拋棄原電路中眾多晶體管,成功地對(duì)系統(tǒng)中的大量處理電路進(jìn)行了簡化和集約,提高了儀
- 關(guān)鍵字: FPGA 定標(biāo)器 核物理實(shí)驗(yàn) G-M
基于ADPCM算法的汽車智能語音報(bào)警系統(tǒng)的設(shè)計(jì)
- 1 前言 為了防止汽車發(fā)生交通事故,當(dāng)汽車智能檢測(cè)裝置探測(cè)到前方有危險(xiǎn)時(shí),必須向駕駛員發(fā)出警告信息。語音報(bào)警向駕駛員明確提示危險(xiǎn),以便駕駛員能及時(shí)準(zhǔn)確地采取措施。因此,本文提出數(shù)字語音處理技術(shù),先將各種狀況的報(bào)警信息進(jìn)行數(shù)字化采集、存儲(chǔ),遇到危險(xiǎn)時(shí),將判斷危險(xiǎn)類型并自動(dòng)選擇播放存儲(chǔ)的報(bào)警信息。由于語音信息量大,直接存儲(chǔ)需占用龐大的存儲(chǔ)空間,為此,本文采用FPGA實(shí)現(xiàn)ADPCM(Adaptive Differential Pulse CodeModulation,自適應(yīng)差分脈沖編碼調(diào)制)編解碼器設(shè)
- 關(guān)鍵字: 汽車 語音報(bào)警 ADPCM FPGA 單片機(jī)
基于TLC5510的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 1 TLC5510簡介 TLC5510是美國德州儀器(TI)公司的8位半閃速架構(gòu)A/D轉(zhuǎn)換器。采用CMOS工藝,大大減少比較器數(shù)。TLC5510最大可提供20 Ms/s的采樣率,可廣泛應(yīng)用于高速數(shù)據(jù)轉(zhuǎn)換、數(shù)字TV、醫(yī)學(xué)圖像、視頻會(huì)議以及QAM解調(diào)器等領(lǐng)域。TLC5510的工作電源為5 V,功耗為100 mW(典型值)。內(nèi)置采樣保持電路,可簡化外圍電路設(shè)計(jì)。TLC5510具有高阻抗并行接口和內(nèi)部基準(zhǔn)電阻,模擬輸入范圍為0.6 V~2.6 V。 1.1 引腳功能描述 TLC5510采用2
- 關(guān)鍵字: 數(shù)據(jù)采集 CMOS A/D轉(zhuǎn)換器 FPGA
CDMA2000基帶信號(hào)發(fā)生器的FPGA+DSP實(shí)現(xiàn)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: CDMA2000 DSP 基帶信號(hào)發(fā)生器 FPGA
基于FPGA的多路數(shù)字量采集模塊設(shè)計(jì)
- 1 引言 測(cè)控系統(tǒng)常常需要處理所采集到的各種數(shù)字量信號(hào)。通常測(cè)控系統(tǒng)采用通用MCU完成系統(tǒng)任務(wù)。但當(dāng)系統(tǒng)中采集信號(hào)量較多時(shí),僅依靠MCU則難以完成系統(tǒng)任務(wù)。針對(duì)這一問題,提出一種基于FPGA技術(shù)的多路數(shù)字量采集模塊。利用FPGA的I/O端口數(shù)多且可編程設(shè)置的特點(diǎn),配以VHDL編寫的FPGA內(nèi)部邏輯,實(shí)現(xiàn)采集多路數(shù)字量信號(hào)。 2 模塊設(shè)計(jì)方案 2.1 功能要求 該數(shù)字量采集模塊主要功能是采集輸入的36路數(shù)字及脈沖信號(hào),并將編幀后的信號(hào)數(shù)據(jù)上傳給上位機(jī),上位機(jī)經(jīng)解包處理后顯示信號(hào)相
- 關(guān)鍵字: FPGA 數(shù)字量采集 測(cè)控 USB單片機(jī) MCU FIFO
基于FPGA的FFT處理器設(shè)計(jì)
- 1 引言 隨著數(shù)字技術(shù)的快速發(fā)展,數(shù)字信號(hào)處理已深入到條個(gè)領(lǐng)域。在數(shù)字信號(hào)處理中,許多算法如相關(guān)、濾波、譜估計(jì)、卷積等都可通過轉(zhuǎn)化為離散傅立葉變換(DFT)實(shí)現(xiàn),從而為離散信號(hào)分析從理論上提供了變換工具。但DFT計(jì)算量大,實(shí)現(xiàn)困難??焖俑盗⑷~(FFT)的提出,大大減少了計(jì)算量,從根本上改變了傅立葉變換的地位,成為數(shù)字信號(hào)處理中的核心技術(shù)之一,廣泛應(yīng)用于雷達(dá)、觀測(cè)、跟蹤、高速圖像處理、保密無線通信和數(shù)字通信等領(lǐng)域。 目前,硬件實(shí)現(xiàn)FFT算法的方案主要有:通用數(shù)字信號(hào)處理器(DSP)、FFT專
- 關(guān)鍵字: FPGA FFT 處理器 DFT DSP
基于FPGA和ADSP的數(shù)字波束形成技術(shù)的工程實(shí)現(xiàn)
- 數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過信號(hào)處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實(shí)現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號(hào)的零陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號(hào)處理、通信信號(hào)處理以及電子對(duì)抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號(hào)進(jìn)行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對(duì)各路信號(hào)的復(fù)加權(quán)處理,形成所需的波束信號(hào)。只要信號(hào)處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過DSP或FPGA用軟件實(shí)現(xiàn)的,所以具有很高的靈活性和可擴(kuò)展性
- 關(guān)鍵字: FPGA ADSP 數(shù)字波束 信號(hào)處理
基于FPGA的中高頻感應(yīng)電爐控制電路設(shè)計(jì)方案
- 1 引 言 中高頻感應(yīng)爐是利用電磁感應(yīng)原理加熱和溶化金屬的,這種方式是一種較理想的加熱工藝,已經(jīng)廣泛應(yīng)用于金屬熔煉、焊接、表面淬火等加工和熱處理過程。中高頻電爐的負(fù)載是由感應(yīng)圈和被加熱的金屬工件組成,為了降低無功功率,需要用串聯(lián)或并聯(lián)電容的方式來補(bǔ)償無功功率,使整個(gè)電路中形成中高頻的LC振蕩。維持這樣較恒定的頻率振蕩,金屬內(nèi)部將形成渦流而發(fā)熱,從而達(dá)到加熱和熔化金屬的目的。傳統(tǒng)的控制電路主要采用分離元件的模數(shù)混合電路,控制精度低,容易產(chǎn)生噪聲問題。 本文將提出一種基于FPGA片上可編程技術(shù)
- 關(guān)鍵字: FPGA 電爐 控制 電路 電磁感應(yīng)
DSP和FPGA在大尺寸激光數(shù)控加工系統(tǒng)中的運(yùn)用
- 激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、減速區(qū),但這會(huì)使加工數(shù)據(jù)總量成倍增加。除此之外,龐大的數(shù)據(jù)計(jì)算量也需要一個(gè)專門的高性能處理器來實(shí)現(xiàn)。 FPGA(現(xiàn)場可編程門陣列)在并行信號(hào)處理方面具有極大的優(yōu)勢(shì)。本系統(tǒng)采用FPGA作為加工數(shù)據(jù)的執(zhí)行器件。這種解決方案突出的特點(diǎn)是讓運(yùn)動(dòng)控制的處理部分以獨(dú)立的、硬件性方式展開,增加系統(tǒng)的性能和可靠性,
- 關(guān)鍵字: DSP FPGA 數(shù)控加工 激光加工
基于FPGA的迭代層析重建中的小數(shù)處理方法
- 基于FPGA的迭代層析重建中的小數(shù)處理方法,發(fā)射光譜層析(EST)技術(shù)是一種不干擾原待測(cè)場分布的測(cè)量診斷技術(shù),他在熱物理量測(cè)試、等離子體診斷等方面顯示出了極大的優(yōu)越性,尤其是在場分布測(cè)量方面,幾乎是其他方法不可替代的,是測(cè)量三維流場內(nèi)部物理量分布的一種常用方法。
傳統(tǒng)的層析重建技術(shù),通常是利用軟件編程在計(jì)算機(jī)上直接完成,這要花費(fèi)很長的時(shí)間,無法滿足實(shí)時(shí)重建時(shí)對(duì)速度的要求,現(xiàn)在已有研究者開始著手研究在硬件(例如FPGA和DSP)上來實(shí)現(xiàn)層析重建技術(shù),例如:在FPGA上實(shí)現(xiàn)ART算法。但 - 關(guān)鍵字: 處理 方法 小數(shù) 重建 FPGA 基于
基于FPGA的數(shù)字電視信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的數(shù)字電視信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn),電視信號(hào)的數(shù)字化使得數(shù)字電視設(shè)備越來越受到廣大電子消費(fèi)者的青睞,如何選擇自己理想的數(shù)字電視產(chǎn)品,也成了消費(fèi)者關(guān)心的問題,評(píng)價(jià)、測(cè)試電視系統(tǒng)與設(shè)備運(yùn)行的質(zhì)量狀況成為廣播電視行業(yè)所關(guān)注的熱點(diǎn)。而數(shù)字電視信號(hào)發(fā)生器能提供可視的測(cè)試圖像信號(hào),直觀、快捷的測(cè)試方法,因此,數(shù)字電視信號(hào)發(fā)生器成為目前電子設(shè)計(jì)的熱門研究課題,他在數(shù)字電視節(jié)目制作播出、科研、生產(chǎn)以及售后服務(wù)過程中起著不可或缺的作用。本文設(shè)計(jì)了一種基于FPGA的數(shù)字電視信號(hào)友生器,該信號(hào)發(fā)生器以一種單芯片多配置
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 信號(hào)發(fā)生器 數(shù)字電視 FPGA 基于
基于FPGA設(shè)計(jì)航空電子系統(tǒng)
- 基于現(xiàn)場可編程門陣列 (FPGA) 核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)方法。 這項(xiàng)技術(shù)具有多種優(yōu)勢(shì),如廢棄組件管理、降低設(shè)計(jì)風(fēng)險(xiǎn)、提高集成度、減小體積、降低功耗和提高故障平均間隔 時(shí)間(MTBF)等,吸引著用戶將原來的系統(tǒng)轉(zhuǎn)移到此項(xiàng)技術(shù)。MIL-STD-1553 的市場可能隨著這種趨勢(shì)而繁榮起來 ;事實(shí)上,某些客戶已經(jīng)覺得這項(xiàng)技術(shù)的實(shí)施有點(diǎn)姍姍來遲。 MIL-STD-1553 核心帶來了多種好處,它代表著徹底告別了 ASIC 傳統(tǒng)。FPGA 中加入一項(xiàng)知識(shí)產(chǎn)權(quán)核心,就獲得了一種與眾不同
- 關(guān)鍵字: FPGA 航空電子 ASIC MIL-STD-1553
用PLD實(shí)現(xiàn)高可用性系統(tǒng)的熱插拔和加電順序保護(hù)
- 互聯(lián)網(wǎng)的繁榮和無線通訊及存儲(chǔ)行業(yè)的發(fā)展使得實(shí)時(shí)數(shù)據(jù)通訊量成指數(shù)級(jí)增長。數(shù)據(jù)通訊量的急劇增加使系統(tǒng)可用性顯得更加關(guān)鍵,因?yàn)橄到y(tǒng)即使停一秒鐘也意味著將產(chǎn)生巨大的影響,并將減少運(yùn)營商的收入。為了使系統(tǒng)的宕機(jī)時(shí)間為零,可以將系統(tǒng)設(shè)計(jì)成可熱插拔的形式。熱插拔是指系統(tǒng)在正常運(yùn)行時(shí)可以從背板上插入或取出電路板,而不會(huì)對(duì)主系統(tǒng)的正常工作產(chǎn)生影響。熱插拔也稱為熱切換(hot swap)或熱插入。 快速發(fā)展的半導(dǎo)體工藝技術(shù)使支持熱插拔的設(shè)計(jì)更趨復(fù)雜,因?yàn)楣に嚦叽缭絹碓叫?,IC的工作電壓也越來越低,而且不同的I/O標(biāo)
- 關(guān)鍵字: PLD 熱插拔 加電順序保護(hù) FPGA
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473