新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 手把手課堂:簡(jiǎn)單MicroBlaze微控制器的理念

手把手課堂:簡(jiǎn)單MicroBlaze微控制器的理念

作者: 時(shí)間:2011-05-06 來(lái)源:電子產(chǎn)品世界 收藏

本文引用地址:http://m.butianyuan.cn/article/119296.htm

  用于可對(duì)16位寬的軟件映射地址總線進(jìn)行解碼,以將不同的定制接口或外設(shè)連接至。在插入片選 (Chip Select) 兩個(gè)時(shí)鐘周期后對(duì)讀取數(shù)據(jù)進(jìn)行采樣。

  一些預(yù)配置的版本可提供串行16450 UART選項(xiàng)。波特率在軟件中進(jìn)行編程,以保持UART獨(dú)立于時(shí)鐘輸入。調(diào)試選擇可使用內(nèi)部FPGA資源,并直接連接至FPGA JTAG接口,從而通過(guò)常規(guī)FPGA下載線纜實(shí)現(xiàn)應(yīng)用調(diào)試。

  FPGA設(shè)計(jì)流程

  FPGA設(shè)計(jì)流程遵循如圖3所示的標(biāo)準(zhǔn)ISE FPGA實(shí)施流程。您可在FPGA設(shè)計(jì)中的任何層級(jí)級(jí)別上通過(guò)Verilog或VHDL創(chuàng)建實(shí)例。

  使用兩個(gè)與硬件相關(guān)的文件 —— 網(wǎng)表 (smm.ngc) 和Block RAM存儲(chǔ)器映射文件 (smm.bmm) —— 即能完成FPGA的實(shí)施,用戶既不必費(fèi)心學(xué)習(xí)新的工具,也不用使用復(fù)雜的腳本流程。FPGA嵌入式設(shè)計(jì)從未如此的簡(jiǎn)單易行。微控制器配置之間的切換非常簡(jiǎn)單,只需替換所需的網(wǎng)表文件,然后重新實(shí)施FPGA即可。

  運(yùn)行實(shí)施工具后, 將額外生成一個(gè)文件,指示微控制器所使用 (smm_bd.bmm) 的Block RAM的物理位置。

c++相關(guān)文章:c++教程




關(guān)鍵詞: Xilinx MicroBlaze 微控制器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉