關(guān) 閉

新聞中心

EEPW首頁 > 工控自動化 > 業(yè)界動態(tài) > FPGA廠商謀求便攜電子江山

FPGA廠商謀求便攜電子江山

——
作者:QuickLogic 時間:2006-04-29 來源: 收藏
                 ——QuickLogic公司新近推出“北極熊”方案

    縱觀近幾年集成電路與應(yīng)用行業(yè)的發(fā)展?fàn)顩r,技術(shù)的廣泛應(yīng)用和消費類電子產(chǎn)品的快速增長是其中奪目的亮點。現(xiàn)在,這兩者之間開始出現(xiàn)相互融合的趨勢——一改平日價格高不可攀的傲慢,相繼推出了多款低價產(chǎn)品,再加上其天生的靈活性,使得在一些高端消費電子產(chǎn)品中得到應(yīng)用。這種趨勢使得很多FPGA廠商希望消費電子在兩年之內(nèi)給自己帶來的收入額從現(xiàn)在的5%~10%提升到20%~30%。從某種意義上說消費電子成就了FPGA新的發(fā)展。
    過去十年,尺寸、速度、成本始終是集成電路市場發(fā)展的瓶頸所在,最近形勢開始有所變化——功耗開始直接或間接地影響系統(tǒng)的成本、性能與適用性,日益成為半導(dǎo)體元器件設(shè)計應(yīng)用中的一個重要影響因素,特別是消費類電子的系統(tǒng)設(shè)計問題尤為突出。近來,消費類電子對系統(tǒng)功耗不斷提出苛刻的要求,一直是功耗“大戶”的FPGA技術(shù)前景也變得黯淡,F(xiàn)PGA廠商的態(tài)度也隨之從積極走向了無奈。這其中的根本原因是基于SRAM技術(shù)的 FPGA在低功耗應(yīng)用方面存在著先天不足:研究表明,在90nm工藝水平下,SRAM FPGA的漏電流水平與動態(tài)工作電流近乎持平;而在65nm工藝水平下,漏電流水平甚至?xí)^動態(tài)工作電流。SRAM FPGA遠(yuǎn)超ASIC或ASSP功耗的問題,抹殺了其在靈活性方面的優(yōu)勢,導(dǎo)致其許多應(yīng)用場合根本無法使用,真是成也蕭何敗也蕭何。
    面對FPGA廠商面臨的共同難題,QuickLogic公司最近提出了新的解決方案——PolarPro。這一以北極熊為logo的新產(chǎn)品究竟新在哪里呢?QuickLogic邏輯產(chǎn)品部總監(jiān)Brian Faith對從事FPGA設(shè)計的工程師提供了一份詳細(xì)的產(chǎn)品介紹。
    超低功耗工作模式(VLP)——PolarPro系列增加了VLP深度即時休眠的待機(jī)模式,該模式將功耗降低至10uA以下。與其他FPGA產(chǎn)品典型功耗值相比,PolarPro器件的功耗水平低于基于FLASH的FPGA的1/1000,低于基于SRAM的FPGA的1/10000。在待機(jī)模式下,PolarPro系列產(chǎn)品對核心邏輯電路與輸入輸出管腳進(jìn)行隔離,從而確保其在所有工作環(huán)境下都具有卓越的節(jié)能水平。
    增強(qiáng)邏輯單元結(jié)構(gòu)——PolarPro器件基于多路器的邏輯單元結(jié)構(gòu)不僅支持業(yè)內(nèi)通用的4輸入查詢表(LUT4)功能,而且支持高達(dá)13輸入的組合邏輯。PolarPro器件的邏輯單元混合的可變子單元結(jié)構(gòu)在實現(xiàn)4輸入查詢表功能電路綜合時具有遠(yuǎn)勝于傳統(tǒng)寬扇入PLD結(jié)構(gòu)硬件的利用效率。所有上述創(chuàng)新造就了足以勝任當(dāng)前以及未來低功耗低成本便攜電子設(shè)備設(shè)計應(yīng)用的PolarPro 系列平臺。
    專用FIFO控制邏輯——處理器、以太網(wǎng)、無線網(wǎng)絡(luò)以及可能的非易失性存貯設(shè)備(如微型磁盤、記憶棒等存貯設(shè)備)經(jīng)常工作于不同時鐘頻率,這種情況要求可編程器件提供跨時鐘域橋接。PolarPro 系列中內(nèi)建FIFO控制器以及其他專用電路有效地處理了上述橋接開銷,提供了高費效比的跨時鐘域無縫橋接,借助PolarPro器件的這一優(yōu)點,設(shè)計者可以集中精力處理其他節(jié)能策略。


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉