富士通半導(dǎo)體交付55nm創(chuàng)新方案
CS250S是一項革命性的創(chuàng)新技術(shù),通過全新設(shè)計的DDCTM(Deeply Depleted Channel™) 晶體管技術(shù),可以將現(xiàn)有65nm的功耗降低到原來的一半,而性能不受到任何影響,同時可很好地改善工藝生產(chǎn)造成的功耗波動。
本文引用地址:http://m.butianyuan.cn/article/134219.htm如下圖5所示,在fast corner的最壞情況下,采用CS250S(55nm)的工藝制程其靜態(tài)功耗和動態(tài)功耗均比采用65nm工藝制程降低50%,而且fast corner和slow corner更加集中,對于封裝熱阻的考慮變得更加收斂?! ?/p>
圖5:富士通半導(dǎo)體最新55nm工藝CS250S功耗比65nm降低一半。
完整、經(jīng)過驗(yàn)證的一站式IP平臺
前文曾指出,SoC的成功除了選擇合適的工藝制程外,有競爭力的IP也是關(guān)鍵??蛻舻?a class="contentlabel" href="http://m.butianyuan.cn/news/listbylabel/label/SoC">SoC中要用到各種不同的IP,尤其當(dāng)遇到與工藝制程相綁定的模擬IP的時候,選擇就不是那么的靈活,而富士通半導(dǎo)體完整的,經(jīng)過驗(yàn)證的低功耗模擬IP,可以為SoC設(shè)計帶來福音。
早在上世紀(jì)90年代,富士通半導(dǎo)體就在中國大陸開始推廣ASIC方案和設(shè)計服務(wù),最初客戶以通訊和網(wǎng)絡(luò)IC公司為主。2006年,該公司又在中國開始推廣其日本代工廠的COT服務(wù),以便為中國客戶提供90nm和65nm工藝的ASIC設(shè)計、IP、晶圓代工等多元化的服務(wù),很多應(yīng)用如衛(wèi)星電視、CMMB等消費(fèi)類應(yīng)用芯片都是在富士通日本晶圓廠投片生產(chǎn)的(40nm以下設(shè)計是轉(zhuǎn)由臺積電代工)。從2008年開始起, 他們中國客戶中消費(fèi)類電子IC廠商的比重逐年升高。
安佛英明在演講中指出:“上市時間是消費(fèi)類終端芯片產(chǎn)品取得成功的最重要因素,而迅速地整合IP資源是達(dá)到這一訴求的關(guān)鍵。富士通半導(dǎo)體提供非常完整的針對這類應(yīng)用芯片的解決方案,提供諸如USB、HDMI、PCIE、SATA、MIPI、ARM CPU、AD/DA、電源管理等諸多經(jīng)過嚴(yán)格評估和量產(chǎn)驗(yàn)證的IP。而這些IP大部分都是富士通內(nèi)部開發(fā)的,如此省去了客戶為尋找各個IP而去和不同IP供應(yīng)商談判的時間。從芯片的風(fēng)險角度來講,一旦芯片出現(xiàn)IP的質(zhì)量問題,客戶也無需為此而在各個IP供應(yīng)商之間周旋。從成本角度,富士通半導(dǎo)體所提供的打包IP方案也會幫助節(jié)省客戶初期的IP 投入。”
圖6:富士通半導(dǎo)體可提供完整、經(jīng)過制造驗(yàn)證的高品質(zhì)IP
評論