ASIC設計服務何去何從?高端應用和中國客戶是兩大關鍵詞
這里以Cortex-A15 SoC平臺為例。系統(tǒng)原型開發(fā)套件可以對Cortex-A15平臺以及集成IP如CPU和外設進行評估。在ASIC開發(fā)之前的早期驗證期間對IP的質量和互操作性進行評估,包括:PCIe/SATA/USB3.0/GbE。CPU效能的評估:Cortex-A15,R4F,M3。還能提供S / W開發(fā):樣品的Linux驅動程序和OS移植服務。
本文引用地址:http://m.butianyuan.cn/article/146993.htm特別值得一提的是,上圖中的系統(tǒng)方案中紅色字體表示的部分如PCIe/SATA/USB3.0/GbE等,都是富士通半導體自己的產品,這就保證了外設的完整性,消除了在系統(tǒng)兼容性等方面的影響。
“以前客戶自己搭平臺驗證,費時又耗力?,F(xiàn)在有了這樣的平臺將會大大縮短SoC設計前期的驗證時間,包括客戶自己搭平臺的時間也節(jié)省了??蛻糁恍枰瓿上到y(tǒng)設計中最核心的部分,剩下的富士通半導體幫您搞定。另外,除了Cortex-A15 SoC平臺,富士通半導體還有Cortex-A9 SoC平臺等,未來還將繼續(xù)發(fā)展其他的ARM核系列平臺。” 陳博宇介紹說。
在高性能應用領域的成功案例
本屆CICE富士通半導體的展臺展示了過去3年富士通半導體的ASIC設計服務在高性能應用領域取得的一系列令人矚目的成績, 這包括:內含富士通半導體ADC/ DAC IP的ASIC產品支持40G、100G、400G 波分復用網絡(DWDM)和測試儀表市場,工藝節(jié)點從65nm——40nm——28nm,有多個電信設備行業(yè)的頂級客戶采用了該公司的技術并成功實現(xiàn)量產。
在通信領域,富士通半導體是目前100G/400G波分復用網絡的唯一的核心IP和ASIC方案提供商, 并且還在創(chuàng)造新的記錄,2013年首個28nm 80G~100G ADC/ DAC IP也將誕生,成為推動100/400G網絡商用的重要力量。
在消費市場,富士通半導體的世界上第一個采用28nm HPL(高性能低功耗)工藝的LTE/3G/2G 基帶LSI,用于手機。由于特別使用了富士通半導體開發(fā)的低功耗methodology,使其降低了30%的動態(tài)功耗。在設計方面,此基帶LSI還采用了富士通半導體的一系列的IP,包括ARM Cortex、DigRFV3、V4、HSIC、USB2.0…
富士通半導體的SPARC CPU在國際上高性能計算領域很有代表性。SPARC64 X是與ORACLE合作開發(fā)的第10代處理器,含有16個內核的多核多線程處理器,是屬于世界領先的?! ?/p>
隨著中國設計能力的提升,這些目前還很先進的技術在國內的需求越來越大,如圖6所示為富士通半導體的28nm技術目標市場。“我們看到了這種需求,所以通過本屆CICE展會和技術論壇展示這些有代表性的成功案例,希望富士通半導體的ASIC設計服務能夠助力中國高端SoC設計的夢想照進現(xiàn)實。” 陳博宇最后總結。
評論