新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > I2C接口在成像系統(tǒng)中的應(yīng)用

I2C接口在成像系統(tǒng)中的應(yīng)用

作者: 時(shí)間:2012-04-18 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/149207.htm

從曝光寄存器0x09讀出數(shù)據(jù):開(kāi)始部分與寫(xiě)數(shù)據(jù)時(shí)序是相同的,當(dāng)主器件發(fā)送完從設(shè)備地址(寫(xiě)模式)和寄存器地址后,需要重新啟動(dòng),并發(fā)送從設(shè)備地址(讀模式),然后才能從寄存器中讀出數(shù)據(jù)。每讀完1字節(jié)數(shù)據(jù),主器件都會(huì)產(chǎn)生1位應(yīng)答信號(hào)。當(dāng)16位數(shù)據(jù)被讀出后,主器件發(fā)送1位非應(yīng)答信號(hào),傳輸結(jié)束。

3 IP實(shí)例

3.1 硬件設(shè)計(jì)

本文使用控制IP對(duì)圖像傳感器MT9M011寄存器進(jìn)行并行配置。硬件設(shè)計(jì)基于SOPC技術(shù),將組件庫(kù)提供的32位Nios II軟核處理器、SDRAM模塊、TIMER定時(shí)器模塊(提供SignaltapII中對(duì)信號(hào)進(jìn)行采樣的頻率)、PIO模塊以及控制IP(配置為主設(shè)備)集成在一塊FPGA內(nèi)。QuartusII頂層原理略——編者注。

3.2 軟件設(shè)計(jì)

軟件的編寫(xiě)有兩種方式:一種是對(duì)控制IP程序編程(API)函數(shù)的操作;另一種是利用Altera提供的讀寫(xiě)函數(shù)對(duì)寄存器進(jìn)行操作。為了提高運(yùn)行的速度,采用第二種方法。軟件部分是在NiosII IDE中,通過(guò)編寫(xiě)C代碼完成的。

對(duì)CMOS寄存器的并行配置程序主要包括以下兩個(gè)部分:

①I(mǎi)P初始化設(shè)置:包括設(shè)置波特率、設(shè)置本地址寄存器、設(shè)置時(shí)鐘寄存器值。

②選擇CMOS1,對(duì)其寄存器進(jìn)行讀寫(xiě);選擇CMOS2,對(duì)其寄存器進(jìn)行讀寫(xiě)。寄存器選擇曝光寄存器。

關(guān)鍵代碼如下:




評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉