新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FPGA并行數(shù)字序列傳輸與接口技術(shù)的研究和應(yīng)用

FPGA并行數(shù)字序列傳輸與接口技術(shù)的研究和應(yīng)用

作者: 時(shí)間:2011-10-19 來(lái)源:網(wǎng)絡(luò) 收藏
3.2 算法的Verilog 數(shù)據(jù)流描述:

本文引用地址:http://m.butianyuan.cn/article/150112.htm

  1)一個(gè)節(jié)點(diǎn)的模塊:


  2)頂層整體調(diào)用模塊


  3)信息界面問(wèn)題

  上述人工神經(jīng)網(wǎng)絡(luò)運(yùn)算中不同層次間的數(shù)據(jù)交錯(cuò)采用了如下方式:從輸出到 輸入、從輸入到運(yùn)算邏輯通過(guò)wire 定義的網(wǎng)線(xiàn)執(zhí)行無(wú)延時(shí);各節(jié)點(diǎn)輸出通過(guò)reg 定義 為寄存器,使信號(hào)能實(shí)現(xiàn)各自異步計(jì)算而同步輸出的效果,而輸出的條件用always 進(jìn)行檢 測(cè)。逐層的交錯(cuò)傳輸采用頂層模塊套用子模塊的方式進(jìn)行,同一層次的各節(jié)點(diǎn)的同類(lèi)型運(yùn)算 均操作,既節(jié)省了時(shí)間,又節(jié)省了模塊。

  4 結(jié)束語(yǔ)

  通過(guò)網(wǎng)線(xiàn)、寄存器、鎖存器、多層次模塊套用等與數(shù)學(xué)算法的變換處理,大多數(shù)現(xiàn)代信息處理、統(tǒng)計(jì)學(xué)計(jì)算及控制過(guò)程的復(fù)雜算法都可以實(shí)現(xiàn)完全處理與序貫交錯(cuò) 傳遞的最佳時(shí)間性綜合運(yùn)行而體現(xiàn)其快速、遞推、多維和實(shí)時(shí)性。 在Xilinx 公司提供的 ISE10.1 設(shè)計(jì)工具軟件平臺(tái)上對(duì)LC3S400PQ205 型 產(chǎn)品進(jìn)行上述簡(jiǎn)單前向型人工神經(jīng)網(wǎng) 絡(luò)的硬件結(jié)構(gòu)數(shù)據(jù)流描述設(shè)計(jì),得到的整體模塊只占用了將近15 萬(wàn)個(gè)門(mén)(而整個(gè)芯片具有 40 萬(wàn)個(gè)門(mén)),完成一組采樣值的全過(guò)程計(jì)算時(shí)間為16ms。加上 的在線(xiàn)實(shí)時(shí)可重構(gòu)性, 使得該項(xiàng)可以在宇宙或環(huán)球航行、高空與深海測(cè)量、危險(xiǎn)區(qū)或動(dòng)物體非介入性試驗(yàn)等多 種領(lǐng)域的高科技信息處理與控制中發(fā)揮特殊作用。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉