新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA嵌入式系統(tǒng)的雷達目標模擬器的設計

基于FPGA嵌入式系統(tǒng)的雷達目標模擬器的設計

作者: 時間:2011-08-10 來源:網絡 收藏

3 調試結果

  利用信號模擬產生一些典型的視頻信號,驗證了在工程上的可行性。

圖3為頻率控制字為1 500時的線性調頻脈沖信號,脈寬為10 μs

圖3

圖4為非相參視頻脈沖串,脈沖寬度為10 μs,重復周期為700 μs

圖4

圖5為相參視頻脈沖串,脈沖寬度為10 μs,重復周期為700 μs,多普勒調制頻率為200 Hz。

圖5

  利用了嵌入微處理器在控制方面的靈活性,在修改參數(shù)重新對進行配置時,只需完成對應的軟件編譯,節(jié)省了芯片再配置的時間;完成了相參、非相參、線性調頻脈沖串等中頻、視頻信號的模擬和韋布爾、對數(shù)正態(tài)、K分布3種典型分布模型的雜波模擬;利用實測雷達回波數(shù)據實現(xiàn)了實際雷達回波的重構,該系統(tǒng)產生的信號能夠基本滿足雷達接收系統(tǒng)性能的測試。

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉