新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于CPLD的DSP與聲卡的接口技術(shù)

基于CPLD的DSP與聲卡的接口技術(shù)

作者: 時(shí)間:2011-05-16 來(lái)源:網(wǎng)絡(luò) 收藏

4系統(tǒng)工作原理及時(shí)序

本文引用地址:http://m.butianyuan.cn/article/150744.htm

系統(tǒng)工作的時(shí)序如圖4所示。現(xiàn)結(jié)合圖2、圖3和圖4將系統(tǒng)工作原理及操作順序說(shuō)明如下:


(1)向8237發(fā)出DMA請(qǐng)求信號(hào)DREQ;

(2)8237通過(guò)發(fā)出HRQ信號(hào);

(3)的HOLD引腳檢測(cè)到下降沿后,進(jìn)入INTl中斷,保護(hù)完斷點(diǎn)和現(xiàn)場(chǎng)后,發(fā)IDLE指令,的HOLDA引腳電平變低,u向應(yīng)外部DMA請(qǐng)求;

(4)8237接管總線后,先向DMA請(qǐng)求的響應(yīng)信號(hào)DACK,表示允許進(jìn)行DMA傳送,然后按事先設(shè)置的初始地址和需傳送的字節(jié)數(shù),依次發(fā)送地址和讀寫(xiě)命令,使得在RAM和聲卡之間直接交換數(shù)據(jù),直至全部數(shù)據(jù)交換完畢;

(5)DMA傳送結(jié)束后,自動(dòng)撤消向CPU的總線請(qǐng)求信號(hào)HRQ,此時(shí)DSP檢測(cè)到麗iS引腳的上升沿,DSP返回到IDLE指令的下一條指令,DSP獲得總線的控制權(quán),繼續(xù)在INTl中執(zhí)行程序。

從上面DSP系統(tǒng)的工作原理可以看出,由于DMA是在中斷程序中完成的,故DSP的DMA執(zhí)行頻率受限于DSP每秒可執(zhí)行的中斷次數(shù)。

5 結(jié)束語(yǔ)

筆者曾用分立元件設(shè)計(jì)的DSP與聲卡的電路中,用了2片74LS245,3片74LS244,1片74LS74,1片74LS573和3片GAL20V8,器件多,PCB布局、布線繁雜。盡管用的是表貼器件,但仍占相當(dāng)大PCB面積,由引腳松動(dòng)、虛焊等原因引發(fā)的故障率較高。采用
器件后,電路全部集成在一片中,系統(tǒng)的可靠性、靈活性大大提高。復(fù)雜可編程邏輯器件因其使用方便、具有很高的性?xún)r(jià)比,必將擁有廣闊的應(yīng)用前景。




上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 接口 技術(shù) 聲卡 DSP CPLD 基于

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉