基于ARM的大型LED點(diǎn)陣顯示系統(tǒng)的設(shè)計(jì)
1.2 主控電路與LED屏的接口設(shè)計(jì)
本顯示系統(tǒng)選用基于ARM7TDM I內(nèi)核并帶有內(nèi)部DMA控制器的S3C44B0X作主控制器,使其工作在ARM狀態(tài),并使用16位總線。由于把LED屏虛擬的視為一段連續(xù)的存儲單元,故為其分配地址空間0x2000000~0x4000000。
主控板與LED屏接口電路原理圖如圖2所示。
一個(gè)大型LED顯示屏的結(jié)構(gòu)可分為縱向級聯(lián)和橫向級聯(lián),這種結(jié)構(gòu)類似于一個(gè)三維數(shù)組。假設(shè)一個(gè)三維數(shù)組LED [ i ] [ j] [ k ] ,其中:
i = 0,1,2,……,m 表示LED屏縱向級聯(lián)級的序號。
j = 0,1,2,……,n 表示LED屏橫向級聯(lián)級的序號。
k = 0,1,2,……,16 表示顯示模塊上16 個(gè)第一級列數(shù)據(jù)鎖存器的序號。
由于系統(tǒng)使用16位并行總線數(shù)據(jù)傳輸方式,并將LED屏視為一段連續(xù)的存儲單元,故使用A [ 4∶1 ]
作顯示模塊上選通第一級列數(shù)據(jù)鎖存器譯碼器(圖1中U2) 的譯碼輸入,即為三維數(shù)組的k變量; 使用A [ 8 ∶5 ] 作選通橫向級聯(lián)顯示模塊的譯碼器(圖2中U14) 譯碼輸入,即為三維數(shù)組的j變量;由于LED 屏要具有良好的靈活性,又由于采用DMA傳輸數(shù)據(jù)要求點(diǎn)陣碼存放順序的技術(shù)要求,縱向級聯(lián)級選通不滿足使用地址總線譯碼選通的條件,所以使用 S3C44B0X的PG [ 2∶0 ] 作縱向級聯(lián)級選通譯碼器的譯碼輸入,即三維數(shù)組的i變量。
主控板與LED顯示屏接口電路原理圖
圖2 主控板與LED顯示屏接口電路原理圖。
評論