新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于ARM設(shè)計(jì)的嵌入式數(shù)控系統(tǒng)方案

基于ARM設(shè)計(jì)的嵌入式數(shù)控系統(tǒng)方案

作者: 時(shí)間:2010-12-14 來源:網(wǎng)絡(luò) 收藏
數(shù)字積分法插補(bǔ)器的關(guān)鍵部件是累加器和被積函數(shù)寄存器,每一個(gè)坐標(biāo)方向就需要一個(gè)累加器和一個(gè)被積函數(shù)寄存器。一般情況下,插補(bǔ)開始前,累加器清零,被積函數(shù)寄存器分別寄存X和Y ;插補(bǔ)開始后,每來一個(gè)累加脈沖△£,被積函數(shù)寄存器里的內(nèi)容在相應(yīng)的累加器中相加一次,相加后的溢出作為驅(qū)動(dòng)相應(yīng)坐標(biāo)軸的進(jìn)給脈沖Ax(或Ay),而余數(shù)仍寄存在累加器中;當(dāng)脈沖源發(fā)出的累加脈沖數(shù)m恰好等于被積函數(shù)寄存器的容量2 時(shí),溢出的脈沖數(shù)等于以脈沖當(dāng)量為最小單位的終點(diǎn)坐標(biāo),刀具運(yùn)行到終點(diǎn)。數(shù)字積分法插補(bǔ)第1象限直線的程序流程圖如圖6所示,插補(bǔ)軌跡如圖7所示。

本文引用地址:http://m.butianyuan.cn/article/151188.htm

4 結(jié)束語

結(jié)合FPGA 運(yùn)動(dòng)控制芯片的方式,既能發(fā)揮 運(yùn)算速度快、硬件資源豐富的優(yōu)勢(shì),又能利用FPGA出色的運(yùn)動(dòng)控制功能。相比與傳統(tǒng)的純 控制的,在實(shí)時(shí)性、控制精度等方面更具優(yōu)勢(shì),是未來的一個(gè)發(fā)展方向。

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉