新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA設(shè)計的新功能保證視頻技術(shù)

FPGA設(shè)計的新功能保證視頻技術(shù)

作者: 時間:2010-12-11 來源:網(wǎng)絡(luò) 收藏

  JTAG的問題在于INTEST命令,用于檢查的內(nèi)部邏輯功能。反向工程時,這一命令可用來判斷的功能。圖3給出了一個簡單的例子,其中數(shù)據(jù)移入寄存器,執(zhí)行INTEST命令,這樣數(shù)據(jù)會在時鐘作用下移入邏輯構(gòu)造,進入下一寄存器,結(jié)果可以被讀出。由于可將總體的復(fù)雜度縮小到更小的邏輯模塊,因此這一命令可使反向工程的工作更容易。


  一些平臺可幫助防止發(fā)生這一過程,同時仍然允許生產(chǎn)商完成其管腳至管腳(pin-to-pin)功能。例如,在Xilinx? Spartan?-3A 平臺中, 可在設(shè)計中使用BSCAN_SPARTAN3A宏模塊,其檢測邏輯可監(jiān)控構(gòu)造中的JTAG控制信號,如圖4所示。如果檢測到JTAG控制信號的活動,用戶在設(shè)計可以立即繞過關(guān)鍵邏輯或關(guān)斷關(guān)鍵功能,不再執(zhí)行正確的功能。這樣反向工程人員讀到的將是不正確的功能模塊,在不能完成預(yù)期功能的解決方案上浪費時間和資源。

檢測邏輯可監(jiān)控FPGA構(gòu)造中的JTAG控制信號

  支持DeviceDNA的平臺可視頻接收機的設(shè)計安全,同時還可為測試和驗證流程提供支持,從而能夠提供成本經(jīng)濟的高質(zhì)量安全解決方案,支持多種不同的視頻流加密協(xié)議。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉