基于CPLD的片內(nèi)環(huán)形振蕩器的設(shè)計(jì)方案
表1數(shù)據(jù)表明,通過增加門電路的數(shù)量可以有規(guī)律地減小振蕩電路的工作頻率,由每個邏輯單元實(shí)現(xiàn)的門電路單元延時(shí)tpd在7.5~10ns之間。
本文介紹的基于CPLD的片內(nèi)振蕩器設(shè)計(jì)方法,在改變該振蕩器電路中門電路數(shù)量時(shí),可以有規(guī)律地將振蕩頻率控制在8MHz~62MHz范圍內(nèi)。振蕩器的片內(nèi)設(shè)計(jì)使基于CPLD的片上系統(tǒng)(SoC)設(shè)計(jì)無需外接時(shí)鐘信號源,加大了系統(tǒng)的集成度并降低了設(shè)計(jì)成本。本方法有很大的通用性,可以方便地在不同CPLD芯片間移植。仿真和測試數(shù)據(jù)表明該設(shè)計(jì)方法具有正確性和可行性。本文引用地址:http://m.butianyuan.cn/article/151356.htm
電子血壓計(jì)相關(guān)文章:電子血壓計(jì)原理
評論