SoPC系統(tǒng)設計的綜合優(yōu)化方案
1 綜合優(yōu)化設計的一般流程和方法
在FPGA處理器沒有選定前,可以進行SOPC系統(tǒng)的開發(fā)。根據(jù)編譯和優(yōu)化的效果指導處理器芯片的選型,選擇合適的處理器型號、速度等級和封裝。當硬件系統(tǒng)設計好后,就只能在已選擇好的處理器芯片上進行優(yōu)化。一般的優(yōu)化方法有Verilog程序代碼優(yōu)化、編譯和布線優(yōu)化設置,在添加Nios II系統(tǒng)后也涉及對Nios II系統(tǒng)的優(yōu)化。在設計過程中應遵循模塊化設計思想,如果前面的優(yōu)化都不能達到滿意的效果,則需要使用邏輯鎖定技術和應用DSE算法進行優(yōu)化。
2 綜合優(yōu)化設計策略
2.1Quartus II軟件優(yōu)化設置
在進行綜合前,對軟件編譯和布線進行優(yōu)化設置是優(yōu)化設計的一個重要步驟,不同設置對綜合布線的結(jié)果有較大影響。幾個比較重要的設置包括時間要求設置、編譯器設置,最重要的是布線器的設置,如圖1所示。
設計中設置對所有路徑進行優(yōu)化,并設置布線器盡最大努力滿足設計的時序要求。在進一步的布線器參數(shù)設置中,選擇全局時鐘有效,這樣雖然可能增加實際布線后延時,但是可以減少時鐘偏斜,為系統(tǒng)整體時序設計的穩(wěn)定性提供保障,同時也可以增強網(wǎng)絡的驅(qū)動能力。
另外,中心處理器EP2S60支持多種電平模式,而各個bank支持的模式不盡相同。在最初的硬件電路設計中已經(jīng)考慮到這一點,將外接PCI接口的引腳分配在器件的bank7和bank8上,這樣可以充分利用器件設計好的優(yōu)化路徑,達到比較好的設計性能。在引腳分配中,需要對引腳的特性進行更詳細的設置,具體應根據(jù)實際系統(tǒng)引腳分配的功能要求選擇相應的電平標準,如PCI核接口選擇3.3 V PCI電平標準。
2.2 程序代碼的優(yōu)化設計
Verilog語言是一種類C語言的硬件描述語言,在設計中首先要對所需實現(xiàn)的硬件電路結(jié)構(gòu)和連接都十分清晰,然后再用適當?shù)恼Z言進行描述。在具體實現(xiàn)上,應綜合考慮以下基本設計原則:
①面積和速度的平衡互換原則。如設計時序余量大,可以通過功能模塊復用來減少消耗的芯片面積;如設計時序要求高,可采用“串并轉(zhuǎn)換”和“乒乓操作”以面積換速度。
②硬件原則。從硬件角度進行程序開發(fā)。
③系統(tǒng)原則。以系統(tǒng)的眼光進行模塊劃分和各模塊任務的分配。
④同步設計原則。同步設計易于提高設計的頻率和設計的穩(wěn)定性,當前的優(yōu)化工具也多是針對同步時序的優(yōu)化。
硬件程序設計的另一個重要方面是狀態(tài)機的設計。課題中涉及4個狀態(tài)機的設計。遵循好的狀態(tài)機設計原則也是硬件程序開發(fā)中不可忽視的一方面。
狀態(tài)機編碼方式的選擇:由于FPGA中提供較多的觸發(fā)器資源,F(xiàn)PGA設計中多采用熱鍵編碼方式,綜合器的綜合約束屬性界面下可以方便地改變狀態(tài)編碼方式。
初始化狀態(tài)和默認狀態(tài):為避免上電不能正確進入初始狀態(tài),設計中初始狀態(tài)編碼為全零;同時為保證邏輯不會陷入死循環(huán),設計語句中應注意完備化設計。
采用兩段式狀態(tài)機設計方法:將狀態(tài)轉(zhuǎn)移單獨寫成一個模塊,將狀態(tài)的操作和判斷寫到另一個模塊中,這樣可以將同步時序和組合邏輯分別放置于不同的邏輯塊,利于綜合器優(yōu)化代碼和布線器實現(xiàn)設計。
2.3 片上存儲器分配策略
在Stratix II系列的FPGA中包含3種不同類型的內(nèi)部存儲塊:M-RAM塊、M512 RAM塊和M4K RAM塊。設計中,應用不同的存儲塊設計不同的存儲器,可以達到較優(yōu)化的系統(tǒng)性能。
M-RAM完全支持雙端口模式,由512 Kb RAM加上校驗位組成,主要用于大數(shù)據(jù)包的緩存,如以太網(wǎng)幀、IP包等大到幾KB的數(shù)據(jù)包,以及視頻圖像幀的緩存和NiosII嵌人式軟核的存儲;M512 RAM塊由512位模塊加上校驗的RAM組成,主要用于接口速率適配的內(nèi)部FIF0、移位寄存器和時鐘域隔離等;M4K塊由4 096×1位到128×36位的4 Kb模塊加校驗組成,主要用于小型數(shù)據(jù)塊存儲和多通道I/O協(xié)議中,另外M4K RAM也完全支持雙端口模式。
設計中采用的中心處理器FPGA芯片EP2S60包含豐富的存儲器邏輯資源,和上一代Stratix系列相比,運行速度提高了50%,邏輯容量增加了1倍,具有達180 Kb的等效邏輯元件和9 Mb的RAM,大大增加了集成度,為高度集成的應用提供了實現(xiàn)基礎,而成本比上一代還要低。設計采用的EP2S60器件邏輯資源如表1所列。
評論