新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 短波通信中一種時(shí)延設(shè)計(jì)方法與DSP實(shí)現(xiàn)

短波通信中一種時(shí)延設(shè)計(jì)方法與DSP實(shí)現(xiàn)

作者: 時(shí)間:2009-12-25 來(lái)源:網(wǎng)絡(luò) 收藏

D-1。式(5)即為數(shù)字濾波器H(z)的多相濾波結(jié)構(gòu)。針對(duì)本文的應(yīng)用,此處給出一個(gè)I倍內(nèi)插器多相濾波結(jié)構(gòu)的框圖,如圖1所示。其中,Rk(z')=E(I-1-k)(z')。

由圖1可見(jiàn),此時(shí)的數(shù)字濾波器Rk(z)位于內(nèi)插器之前,即濾波是在數(shù)據(jù)流提速之前進(jìn)行的,這就大大降低了對(duì)處理器的要求,提高了實(shí)時(shí)處理能力。此外,多相濾波器結(jié)構(gòu)的另一個(gè)好處是每一分支濾波器的系數(shù)由原來(lái)的N個(gè)減少到N/I個(gè),可以減小濾波運(yùn)算的累積誤差,有利于提高計(jì)算精度,降低對(duì)處理器字長(zhǎng)的要求。圖2是多相結(jié)構(gòu)內(nèi)插濾波器的開(kāi)關(guān)結(jié)構(gòu)形式。它可以更清楚地說(shuō)明多相結(jié)構(gòu)內(nèi)插濾波器是如何工作的。對(duì)輸入速率為Fs的數(shù)據(jù)流,經(jīng)L個(gè)子濾波器后,每個(gè)子濾波器的數(shù)據(jù)流速度依然是Fs,但整個(gè)內(nèi)插濾波器的數(shù)據(jù)流速度提高為I?Fs,此時(shí)用速率為I?Fs的開(kāi)關(guān)對(duì)輸出數(shù)據(jù)流進(jìn)行選擇,即完成了I倍內(nèi)插數(shù)據(jù)的獲取。同樣可以得出D倍抽取器多相濾波結(jié)構(gòu)。

2 算法的

信道模擬器系統(tǒng)中常采用軟件無(wú)線電思想。軟件無(wú)線電的宗旨就是盡可能地簡(jiǎn)化射頻模擬前端,使A/D轉(zhuǎn)換盡可能地靠近天線去完成模擬信號(hào)的數(shù)字化,而且數(shù)字化后的信號(hào)要盡可能多地用軟件進(jìn)行處理,實(shí)現(xiàn)各種功能和指標(biāo)。軟件部分主要用芯片來(lái)進(jìn)行處理信號(hào)。根據(jù)軟件無(wú)線電的知識(shí),可以使用內(nèi)插來(lái)完成精確性部分的工作,但為了避免插值后數(shù)據(jù)量的大增,導(dǎo)致處理的負(fù)荷量過(guò)重,之后就得考慮數(shù)據(jù)的抽取操作用以減少處理的數(shù)據(jù)量。在上部分中,可以得出內(nèi)插和抽取過(guò)程都需要一濾波器進(jìn)行濾波,避免內(nèi)插帶來(lái)的高頻鏡像和抽取帶來(lái)的頻譜混疊。可以采用內(nèi)插和抽取組合的辦法來(lái)解決內(nèi)插所導(dǎo)致的數(shù)據(jù)量大增問(wèn)題,并保證小尺寸的精度。但必須內(nèi)插在前,抽取在后,以確保其中間序列的基帶譜寬度不小于原始輸入序列譜或輸出序列譜的基帶頻譜寬度,否則將會(huì)引起信號(hào)失真。這里采取的是D倍內(nèi)插再D倍抽取以實(shí)現(xiàn)級(jí)聯(lián)來(lái)滿足要求。但是由于他們級(jí)聯(lián)的D倍內(nèi)插濾波器和D倍抽取濾波器工作在相同的采樣率Dfs下,所以他們可以以一個(gè)組合濾波器來(lái)代替。圖3是基于內(nèi)插和抽取技術(shù)的時(shí)延器結(jié)構(gòu)。

輸入信號(hào)x(n)的抽樣速率為fs,為實(shí)現(xiàn)延遲L/D個(gè)樣點(diǎn)間隔,首先將x(n)的抽樣速率增加到原來(lái)的D倍(即在x(n)的二個(gè)樣點(diǎn)間插入D-1個(gè)零),速率提高后的V(n)序列經(jīng)低通濾波器濾波,低通濾波器的作用是濾除間隔為原抽樣頻率重復(fù)出現(xiàn)的成分。V(n)是x(n)內(nèi)插后的序列,其抽樣速率為Dfs,u(n)在高抽樣率上延遲L個(gè)樣點(diǎn)后得ω(n),最后在ω(n)序列中,每D個(gè)樣點(diǎn)保留一個(gè)即得到y(tǒng)(n)。y(n)是x(n)延遲了(L/D)T的序列,這里T=1/fs是原序列的抽樣周期。在得出u(n)的過(guò)程中,經(jīng)過(guò)的低通濾波器是FIR濾波器,V(n)序列經(jīng)低通濾波器濾波時(shí)是利用產(chǎn)生的,但V(n)是通過(guò)x(n)的兩樣m=0點(diǎn)插零得到,也就是說(shuō)在進(jìn)行卷積運(yùn)算時(shí),將會(huì)有許多項(xiàng)是零乘以濾波系數(shù)的情況。根據(jù)規(guī)律可以得出,濾波系數(shù)每隔D個(gè)再相互與x(n)中相鄰數(shù)據(jù)相乘加得到。結(jié)合數(shù)字濾波器H(z)的多相濾波結(jié)構(gòu)的知識(shí),多相濾波器是由D個(gè)子濾波器構(gòu)成的。各個(gè)子濾波器參數(shù)如下,其中N/D=Q,N為濾波器長(zhǎng)度,Q為整數(shù),令K=Q-1:



在上面各子濾波器參數(shù)組中,相鄰濾波參數(shù)都相隔D個(gè),也將是輸入信號(hào)x(n)依次通過(guò)各子濾波器后產(chǎn)生新的信號(hào)u(n),此時(shí)的抽樣周期TD=1/Dfs,即x(n)通過(guò)相鄰子濾波器后產(chǎn)生的輸出信號(hào)間的抽樣時(shí)間是一個(gè)抽樣周期1/Dfs。那么,x(n)依次通過(guò)子濾波器參數(shù)組中相距L相應(yīng)的子濾波器時(shí)產(chǎn)生的輸出信號(hào)間抽樣時(shí)間是L/Dfs。這樣就能夠產(chǎn)生L個(gè)延遲樣點(diǎn)時(shí)間。最后再采取數(shù)據(jù)抽取工作。抽取工作其實(shí)可以采取對(duì)未被抽取的輸出信號(hào)相對(duì)應(yīng)的數(shù)據(jù)進(jìn)行內(nèi)插濾波操作,而不對(duì)抽取的輸出信號(hào)相對(duì)應(yīng)的數(shù)據(jù)進(jìn)行內(nèi)插濾波操作。這樣可讓DSP減少許多運(yùn)算操作,節(jié)省DSP實(shí)現(xiàn)時(shí)延過(guò)程的執(zhí)行時(shí)間,能夠保證信號(hào)數(shù)據(jù)的準(zhǔn)確性。選用的DSP芯片是TI公司的TMS320C6416,主頻可以達(dá)到1 GHz,運(yùn)算速度已達(dá)到8 000 MIPS,為32 b定點(diǎn)數(shù)字信號(hào)處理器。根據(jù)輸入信號(hào)x(n)的頻譜分析可得出最高頻率fmax(fmax≤fs/2),其中利用.Matlab或者SystemView軟件一個(gè)低通濾波器,得出濾波系數(shù)。

設(shè)定一個(gè)輸入信號(hào)x(n)包含f1=6.25 MHz和f2=10 MHz的信號(hào),采樣頻率fs=25 MHz,要使信號(hào)多徑時(shí)延精度達(dá)到1 ns,就要選擇內(nèi)插倍數(shù)為40倍。一個(gè)最高頻率10 MHz的低通濾波器,得出含濾波器長(zhǎng)度N=800的濾波器系數(shù)。將這些系數(shù)分為40個(gè)子濾波器參數(shù)組,每組中含有20個(gè)濾波系數(shù),分別依次取子濾波器參數(shù)組組名為Group1,Group2,…,Group40。當(dāng)信號(hào)需要延時(shí)5 ns時(shí),通過(guò)內(nèi)插后則需要5個(gè)采樣樣點(diǎn)延遲時(shí)間,然后再進(jìn)行抽取實(shí)現(xiàn)。在DSP中算法的實(shí)現(xiàn),是將包含f1=6.25 MHz和f2=10 MHz輸入信號(hào)通過(guò)相對(duì)應(yīng)的Group5子濾波器進(jìn)行FIR卷積。在DSP系統(tǒng)的硬件仿真結(jié)果中可以得出輸入輸出信號(hào)時(shí)域波形圖及其頻譜圖。圖4是輸入、輸出信號(hào)時(shí)域波形比較圖。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉