新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA和DDS的信號源設(shè)計

基于FPGA和DDS的信號源設(shè)計

作者: 時間:2009-12-08 來源:網(wǎng)絡(luò) 收藏

6 驗證結(jié)果
為驗證本系統(tǒng)的正確性,利用Ouarlus II軟件的嵌入式邏輯分析儀分析信號的波形。在工程管理文件中,首先新建一個SignalTap文件,并在SignalTap文件中添加要驗證的信號引腳和設(shè)置相關(guān)的參數(shù),然后保存、編譯和下載到EPlC6Q240C8中,再啟動嵌入式邏輯分析儀就可實時觀察到相應(yīng)的引腳波形,圖4為在硬件環(huán)境中應(yīng)用嵌入式邏輯分析儀觀察到的波形。其中,圖4a為由硬件合成的正弦波形;圖4b為由硬件合成的矩形波形;圖4c為由硬件合成的三角波形。觀察結(jié)果表明,該系統(tǒng)輸出的各種波形穩(wěn)定,與要求一致,從而有效驗證了該的正確性。

本文引用地址:http://m.butianyuan.cn/article/152260.htm

7 結(jié)論
直接數(shù)字頻率合成(DDS)技術(shù)屬第三代頻率合成技術(shù),與第二代鎖相環(huán)頻率合成技術(shù)相比,利用DDS技術(shù)合成的輸出波形具有良好的性能指標(biāo)。本文在DDS技術(shù)工作原理的基礎(chǔ)上,介紹實現(xiàn)DDS的設(shè)計方法,并給出該系統(tǒng)合成的波形,從測試結(jié)果可看出,該系統(tǒng)工作穩(wěn)定、可靠,并具有較好的參考與實用價值。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉