大容量SDRAM在windows CE系統(tǒng)中的應(yīng)用設(shè)計
2.2.2 數(shù)據(jù)線、地址線的分配
PXA255處理器共有32位數(shù)據(jù)線和26位地址線。故在硬件設(shè)計時需要并行處理2塊16 b的SDRAM,分別連接高位和低位的16根數(shù)據(jù)線。
對于地址線的連接,首先需要參考SDRAM的數(shù)據(jù)手冊,確定SDRAM行列地址線的個數(shù)。其次根據(jù)處理器數(shù)據(jù)手冊確定具體地址線的連接方式。
在三星K4S561632E的數(shù)據(jù)手冊中是這樣給出的,如表1所示。本文引用地址:http://m.butianyuan.cn/article/152475.htm
從表1中可以得出行列復(fù)用13根地址線,其中行地址13根,列地址9根,共組成22根地址線的尋址空間。在處理器PXA255中,給SDRAM分配的地址線空間是從A10~A22。這樣就可以完全確定地址線和數(shù)據(jù)線的連接方式,如圖3所示。
2.2.3 控制信號線的連接方式
對于SDRAM需要確定的控制線包括時鐘信號線、區(qū)域片選信號線及Bank片選信號線。對于這三類信號線PXA255處理器是這樣給出的,即:
(1)每兩組內(nèi)存區(qū)域使用同一組時鐘信號線,即每128 MB的內(nèi)存空間使用同一根時鐘信號線,故在設(shè)計中使用了2組時鐘信號線。
(2)共有4根區(qū)域片選信號,分別控制64 MB的物理地址空間。最大支持到256 MB的物理地址空間。
(3)地址線的23,24位用來實現(xiàn)對SDRAM內(nèi)部Bank的選擇。
2.3 硬件的移植
針對于PXA27x系列的高端處理器,Intel并沒有對SDRAM部分做本質(zhì)上的改動,仍然是4根動態(tài)片選信號,故硬件方面的設(shè)計可以完全移植到PXA27x系列的處理器中。
3 軟件設(shè)計方案
Windows CE操作系統(tǒng)下對內(nèi)存的驅(qū)動代碼主要分為兩個部分,首先在BootLoader中對SDRAM進行底層初始化;其次在系統(tǒng)BSP包內(nèi)需要將SDRAM所對應(yīng)的物理地址映射為Windows CE下能夠識別的虛擬地址。
控制線的連接方式如圖4所示。
3.1 BootLoader代碼的買現(xiàn)
BootLoader是系統(tǒng)運行的起始點,它包含著系統(tǒng)運行的第一行代碼。BootLoader本身也是一個功能完整的微型操作系統(tǒng),在內(nèi)部需要實現(xiàn)任務(wù)調(diào)度、內(nèi)存管理、文件系統(tǒng),以及各種必要設(shè)備驅(qū)動程序的配置。其中內(nèi)存管理即是完成SDRAM初始化的工作,包括設(shè)置SDRAM工作頻率、設(shè)置片選信號寄存器、設(shè)置刷新間隔和SDRAM潛伏期、以及配置系統(tǒng)內(nèi)核的拷貝地址??刂凭€的連接方式如圖4所示。
(1)頻率設(shè)置
完成寄存器的復(fù)值,其中r3的選擇為F即就是0x1111,打開4片內(nèi)存區(qū)域。
評論