新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > IC平臺專用標準產(chǎn)品的快速定制化

IC平臺專用標準產(chǎn)品的快速定制化

作者: 時間:2006-08-09 來源:網(wǎng)絡(luò) 收藏
摘要 當前數(shù)量飛速增長的嵌入式軟件及最近的電子掩膜可編程嵌入式門陣列(ASSP)。文中所提出的方案致力于解決兩方面的問題:一是對較高靈活性的高度要求;二是對縮短生產(chǎn)周期的需求。這可以從使用單個通道可編程邏輯和相應的軟硬件協(xié)同設(shè)計流程來解決。采用O.3μm的CMOS工藝,系統(tǒng)所需的硅片面積為23 mm2。嵌入式通道可編程邏輯大約占系統(tǒng)總面積的30%。
關(guān)鍵詞 系統(tǒng)芯片

在對器件級的可配置能力和適應能力的需求不斷增長的情況下,為了支持持續(xù)變化和解決系統(tǒng)應用的需求,可編程作為解決這一問題的可行方案引起越來越多的關(guān)注。產(chǎn)品ASSP(Application一specIficStandard Product)一般用于嵌入式軟件中,允許不同的終端用戶制定自己的方案,在產(chǎn)品的生命周期里開發(fā)一系列硬件功能或加入新的功能部件作些改動。在基于的設(shè)計環(huán)境中,除了嵌入式軟件外,硬件的化在傳統(tǒng)的基于單元工藝中變得越來越困難。特別是深亞微米效應影響了整個設(shè)計成本,而且需要昂貴的難以使用的新工具;另外,非再生工程(NRE)成本與技術(shù)節(jié)點之間呈現(xiàn)出非線性增長關(guān)系,主要是因為整個掩膜組的費用和實現(xiàn)的時間的長度隨著工藝復雜度增加而增加。要克服這些局限性,利用嵌入式FPGA做的ASSP定制化的例子已有介紹。這些方法的主要不足是,從面積和速度方面來說,F(xiàn)PGA是低效率的。解決的方案是采用小邏輯尺寸的嵌入式FPGA。為了容納定制化所需大量邏輯電路,結(jié)構(gòu)陣列近來已經(jīng)在市場中出現(xiàn)。本文給出這種應用程序預定范圍的綜合解決方法.該應用基于單元設(shè)計和FPGA中間件。文中討論了所提出的平臺的系統(tǒng)結(jié)構(gòu),特別介紹了定制化流程中緊密相關(guān)的兩個方面:系統(tǒng)級設(shè)計過程的自動化和在通道可編程邏輯平臺中的集成化。對目標ASSP的軟硬件生產(chǎn)流程和設(shè)計與時間周期復雜性之間的協(xié)調(diào)作了詳細的說明。

1 系統(tǒng)結(jié)構(gòu)
ASSP主要是由外圍帶有可定制化邏輯門的嵌入式設(shè)計模塊組成。通過一開始就采用部分已配置好的設(shè)備來消減產(chǎn)品開發(fā)時間,這些配置好的設(shè)備具有類似AS(特定用途集成電路)的性能和表面面積。用這種典型的方法來實現(xiàn)的主要焦點集中在知識產(chǎn)權(quán)(IP)部分(這部分是用來確保不同的設(shè)計都能適應平臺),容許最大程度靈活性的可配置邏輯的數(shù)量以及與系統(tǒng)其他部分相互作用的可編程邏輯的數(shù)量。所提出的AssP主要在于計算機的外圍應用。這類產(chǎn)品的典型IP是通用串行總線(USB)接口、中斷控制器、直接存儲訪問通道(DMA)、1個或多個微型處理器、一些定制的其他邏輯。這個設(shè)備容許標準的IP在裝置好的平臺上運行,用戶可以根據(jù)平臺需要采用專一的通道掩膜來制定可編程通道陣列。可編程陣列的集成能夠運行以下基于系統(tǒng)配置部分的邏輯功能:
◇通過專用協(xié)處理器接口與系統(tǒng)微處理器緊密相連的協(xié)處理器;
◇主從總線;
◇通用I/0處理器;
◇中斷通道;
◇通過使用數(shù)據(jù)強耦合存儲端口與微處理器數(shù)據(jù)通信的數(shù)據(jù)通信橋。

系統(tǒng)芯片建立在一個通用的多層次的32位外圍通信總線上,與先進的微處理器總線結(jié)構(gòu)(AMBA)規(guī)格相配。系統(tǒng)微處理器是ARM946ES。配有8KB的指令存儲器,4KB的數(shù)據(jù)存儲器,以及16KB+16KB的指令和數(shù)據(jù)緊密耦合存儲器。先進微處理器總線結(jié)構(gòu)的測試控制接口,一個DMA和USB設(shè)備作為控制連接在主32位寬的先進高性能數(shù)據(jù)總線(AHB)上。AHB的總線矩陣的主要功能是處理片上的源程序和通道可編程陣列之間的通信。

通道可編程陣列通過1個專用完全控制AHB接口與系統(tǒng)的主要總線相連。32位的先進外圍總線(APB)與標準外圍相連接,就像1個通用異步收發(fā)報機(uART),1個主I2C控制器,1個通用I/O控制器,1個看門狗,1個中斷控制器和1個系統(tǒng)時鐘和復位發(fā)生器。中斷處理器能夠處理32層高敏邊緣中斷線。時鐘和復位發(fā)生器產(chǎn)生所有系統(tǒng)復位時鐘相位。因為所有的時鐘都是從一個可編程的鎖相環(huán)開始綜合的,故系統(tǒng)能夠采用一個非常靈活的方法改變空閑時的運轉(zhuǎn)頻率。由于通道可編程區(qū)域能夠使用高達10個不同的直接由時鐘發(fā)生模塊控制的時鐘主頻,故與可配置區(qū)域相映射的協(xié)處理器邏輯可以以一個雙倍于整個系統(tǒng)時鐘的頻率運行。下面集中講述硅定制化流程從高層的應用到物理的設(shè)計(這個流程在目標系統(tǒng)中執(zhí)行應用)。

2 ASSP定制化流程
基于系統(tǒng)內(nèi)核,包括硬件可配置范圍,最理想的目標是有效地利用系統(tǒng)資源,這個目標引發(fā)定制化流程的定義.即即應用軟件在高度抽象層使用結(jié)構(gòu)特性。在2.1部分中主要講述系統(tǒng)級到RTL級的設(shè)計流程,而RTL級到硅定制化的設(shè)計流程將在2.2部分中講述。

2.1系統(tǒng)級到RTL級

基于內(nèi)核的結(jié)構(gòu),最終用戶加入自己的硬件和軟件部分來擴展固定的平臺功能,與設(shè)計目標平臺相匹配。采用基于平臺的設(shè)計方法,系統(tǒng)能為更廣的應用采取接口綜合方法來擴展和定制。

自動進程產(chǎn)生:①所有線索邏輯,如地址解碼器、混合判優(yōu)中斷優(yōu)先權(quán)解碼器,即所有這些將平臺和擁有不同通信協(xié)議的硬件部分連接起來的邏輯。②低層的軟驅(qū)動和中斷服務程序。

接口綜合方法進程要求系統(tǒng)在用戶設(shè)計環(huán)境中作為平臺數(shù)據(jù)庫來建模。圖1是關(guān)于采用基于平臺設(shè)計流的詳細說明。設(shè)計的第一步是收集屬于系統(tǒng)功能確認方面的可行的應用規(guī)格說明,然后功能模塊在處理層分析判斷得出一個周期精確的說明。后兩個模塊容許接口綜合方法執(zhí)行多個不同的平臺配置,然后執(zhí)行最終系統(tǒng)的結(jié)構(gòu)探測和模擬仿真。因為主要結(jié)構(gòu)細節(jié)(硬件資源和軟件驅(qū)動)能夠最終被用戶應用訪問,所以以上所講述的過程是可行的。系統(tǒng)評估和調(diào)試的最后階段,當可執(zhí)行目標代碼從塊映射到軟件產(chǎn)生時.從應用塊映射到硬件生成RTL。獲得RTL的說明只是2.2節(jié)所要講述的設(shè)計流程的起點。生成可執(zhí)行目標代碼代表實現(xiàn)了運行于用戶化的ASSP之上的最終的軟件應用。

2.2 RTL級到版圖的設(shè)計
ASSP硬件定制化制作如圖2所示,每個制作設(shè)計中卻采田這樣的過程 RTL的過程是前面步驟中用作物理制作流的輸入而產(chǎn)生的.綜合任務由ASSP約束條件集成而來,通過評估包含可編程邏輯通道的實際環(huán)境產(chǎn)生這此約束條件。實際環(huán)境包括不同操作條件(電壓和溫廈)下的時鐘、輸入輸出延遲。ASSP的物理設(shè)計確定約束,而約束條件的使用率又被看作ASSP客戶化的關(guān)鍵因素。ASSP客戶化的可制作性和生產(chǎn)的預期要充分利用第一次執(zhí)行的結(jié)果。實際上運行于不同時間段上的順序流所產(chǎn)生的通道模式是不同的。這些通道模式保留了其余沒有變化的層次,而且,應用結(jié)構(gòu)的規(guī)律性削減了應用于典型的ASlC的深度微粒化作用。

3 設(shè)計事例說明
通過執(zhí)行一個快速定制化的測試事例來說明系統(tǒng)設(shè)計到硅片實現(xiàn)的流程。如圖3所示,用C語言編程來有效實現(xiàn)功能層,然后與平臺傳輸層模塊交互,把這個模塊的SW和HW的部分分開,改進周期測試水準。硬件部分映射到掩膜可編程陣列,包括同等ASCI門和雙端口存儲器分區(qū),邏輯運行一個單個進程。這個進程調(diào)用ARM處理器,數(shù)據(jù)請求GPIO邏輯和28 K位的雙端口存儲器。其中雙端口存儲器分成六個不同的分區(qū),用作樣本緩沖和微處理器數(shù)據(jù)強耦合存儲端口。制作整個流程所需的時間是:軟硬件需1周,電阻晶體管邏輯需1周;幾個常用的描述信號處理邏輯,每個需要3周的時間來完成通道制作和頂層的制作處理。硅樣本的初次測試很成功,完成第1片硅和相關(guān)的系列產(chǎn)品所需時間證明,所采用的工藝周期時間與標準的單元實現(xiàn)時間相比有很大的改進。二次和進一步相關(guān)產(chǎn)品的物理實現(xiàn)流程所要求的時間長短取決于設(shè)計工藝的使用。這種工藝能夠一次流程完成一個掩膜層的制作,而標準核設(shè)計需要在設(shè)計流程上有一個新的突破。

4 硅實現(xiàn)
系統(tǒng)芯片的設(shè)計采用0.13μmCMOS六金屬層的硅工藝;芯片面積23mm2,可配置的可編程邏輯占整個芯片面積的30%;在標準環(huán)境下(室溫25℃,電壓1.2v),通過采用信號處理應用程序測試的可配置邏輯的頻率高達l 60 MHz。主要性能有:靜態(tài)隨機訪問存儲16 KB,數(shù)據(jù)、指令緊密耦合存儲器各為16 KB,數(shù)據(jù)高速緩存4 KB,指令高速緩存8KB;芯片面積4.04.7 mm2,系統(tǒng)總線速度235MHz;可編程通道邏輯面積3.12.3 mm2,總線速度160 MHz。

5 結(jié)論
專用標準產(chǎn)品ASSP的特定目標是快速硅制作和相關(guān)自動化制作工藝。設(shè)計方法鎖定于HW/SW建模,以及運行于ASSP體系結(jié)構(gòu)和可編程通道邏輯上的應用程序的設(shè)計和改進。尤其是ASSP的單掩膜制作被證實了能夠縮短時間周期,削減ASSP相關(guān)產(chǎn)品的掩膜成本。在一特定產(chǎn)品開發(fā)或應用領(lǐng)域,是選擇采用標準單元ASIC還是FPGA,很大程度上取決于存儲容量的擴展、面市時間的要求以及其他成本??删幊掏ǖ澜Y(jié)構(gòu)的規(guī)律性使其更易于大規(guī)模制作,更具可靠性,而且減少了深亞微米問題.



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉