新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 市場(chǎng)分析 > 低功耗FPGA——納米時(shí)代著力點(diǎn)

低功耗FPGA——納米時(shí)代著力點(diǎn)

——
作者:姚鋼 時(shí)間:2006-08-04 來(lái)源:www.ednchina.com 收藏

  說(shuō)到FPGA,人們自然會(huì)把Altera與Xilinx放在一起進(jìn)行比較,其實(shí)這兩家FPGA領(lǐng)先者也在有意識(shí)互為“攀比”參照對(duì)象。Altera全球CEO、總裁兼董事會(huì)主席John Daane在Altera上海Office遷址典禮上,也沒(méi)忘記介紹公司產(chǎn)品開發(fā)戰(zhàn)略和采用65nm工藝的新一代FPGA“Stratix III”的概要。從整個(gè)介紹基調(diào)來(lái)看,明顯針對(duì)著Xilinx先前發(fā)布的65nm FPGA“Virtex-5”。其中,John Daane特別強(qiáng)調(diào)了Altera正在推進(jìn)的“低功耗特性”。



  以Cyclone、Stratix、HardCopy三大產(chǎn)品系列滿足FPGA市場(chǎng)不同用戶的需求。在每一代PLD技術(shù)中開發(fā)新方法來(lái)管理功耗一直是Altera研發(fā)的重點(diǎn),特別是在90nm節(jié)點(diǎn),由于漏電問(wèn)題,降低功耗的方式有所變化。與130nm相比,90nm FPGA密度翻倍,邏輯門氧化層變得更薄,Altera在這一節(jié)點(diǎn)FPGA上進(jìn)行了大量的創(chuàng)新,提供開發(fā)工具幫助用戶克服功耗問(wèn)題。John Daane認(rèn)為,在65nm節(jié)點(diǎn)功耗問(wèn)題要比90nm更關(guān)鍵,Altera發(fā)現(xiàn)了新的體系結(jié)構(gòu),能夠從根本上降低功耗,同時(shí)保持了新節(jié)點(diǎn)的密度和性能優(yōu)勢(shì)。

  相較于ASIC,F(xiàn)PGA在性能、密度方面的弱點(diǎn)已基本解決,因此功耗問(wèn)題成為芯片供應(yīng)商面臨的最大挑戰(zhàn)。Altera對(duì)此的反應(yīng)是在FPGA業(yè)界引入Cyclone FPGA系列,針對(duì)低成本進(jìn)行優(yōu)化,使大批量應(yīng)用能夠充分利用可編程邏輯的優(yōu)勢(shì),獲得良好的發(fā)展。Altera一直在關(guān)注電子行業(yè)對(duì)低成本可編程邏輯的需求,可編程邏輯器件能夠替代靈活性受限的ASSP和開發(fā)成本較高的ASIC,Altera認(rèn)為這一趨勢(shì)將持續(xù)發(fā)展,因此加快了引入下一代Cyclone系列的步伐。

  日前Altera在其低成本Cyclone II FPGA系列中引入了新成員EP2C15A。這一新的Altera器件提供240kB嵌入式RAM和14448個(gè)邏輯單元,與以前的型號(hào)相比,具有更高的存儲(chǔ)器邏輯比。Cyclone FPGA采用了90nm和130nm工藝技術(shù),從根本上針對(duì)低成本進(jìn)行設(shè)計(jì)。Altera稱,其Cyclone II FPGA系列靜態(tài)功耗只有12mW。

  據(jù)悉,早在2003年4月Altera就生產(chǎn)出了Stratix III首枚測(cè)試芯片,而近日試制的第8代測(cè)試芯片將用于最后的驗(yàn)證工作,計(jì)劃2007年投入量產(chǎn)。同130nm和90nm節(jié)點(diǎn)一樣,在65nm 節(jié)點(diǎn)上Altera也不是率先技術(shù)發(fā)布者,但John Daane表示,Altera要成為第一家量產(chǎn)65nm FPGA的廠商。John Daane說(shuō),“Altera的宗旨是可靠,不僅是質(zhì)量可靠,而且是供貨可靠?!?

  Altera稱,Stratix III的最大特點(diǎn)就是低耗電特性。Altera給出的數(shù)據(jù)是,在工作頻率相同的條件下,與90nm的Stratix II相比,耗電量可減小50%。另外,如果工作頻率低30%的話,可減少耗電70%,即便將工作頻率提高20%,耗電也可減小30%。

  為降低耗電,Altera除在內(nèi)部核心電源電壓控制和工藝的優(yōu)化技術(shù)外,還在內(nèi)部的每個(gè)邏輯塊實(shí)現(xiàn)了對(duì)耗電/性能進(jìn)行切換的功能。即關(guān)鍵路徑上的邏輯塊采用高性能,其它邏輯塊采用低耗電,而空閑部分則切斷電源。同時(shí),公司自己開發(fā)出實(shí)現(xiàn)低耗電的EDA工具“PowerPlay”,可執(zhí)行低耗電方面的設(shè)定和解析。

  Altera是結(jié)構(gòu)化ASIC市場(chǎng)的領(lǐng)先者,目前占有超過(guò)50%的份額,盡管LSI Logic今年已宣布停止對(duì)其Rapidchip結(jié)構(gòu)化ASIC技術(shù)研發(fā),甚至還有業(yè)者認(rèn)為Altera的HardCopy并不是嚴(yán)格意義上的FPGA,但這似乎并未影響Altera對(duì)其HardCopy技術(shù)發(fā)展前景的信心。John Daane表示,“同時(shí)擁有FPGA和結(jié)構(gòu)化ASIC產(chǎn)品,這就使我們的客戶可以采用Altera的FPGA產(chǎn)品進(jìn)行原型設(shè)計(jì)和驗(yàn)證,然后采用我們獨(dú)有的無(wú)需重新設(shè)計(jì)的HardCopy進(jìn)行生產(chǎn),這是任何FPGA或者ASIC供應(yīng)商都不具有的優(yōu)勢(shì)。”

  而在中國(guó),HardCopy的優(yōu)勢(shì)會(huì)更加明顯,因?yàn)橹袊?guó)用戶以前并沒(méi)有做過(guò)太多的幾百萬(wàn)門以上的ASIC,而是更多的采用套片進(jìn)行設(shè)計(jì),因此他們可以更容易采用HardCopy實(shí)現(xiàn)FPGA設(shè)計(jì)。 

  在中國(guó)培養(yǎng)電子電路開發(fā)與設(shè)計(jì)人才,是Altera目前拓展中國(guó)市場(chǎng)采取的重要手段。6月13日,Altera與北京工業(yè)大學(xué)共建的EDA/SOPC聯(lián)合實(shí)驗(yàn)室掛牌,這是Altera與中國(guó)大學(xué)合作的第18家聯(lián)合實(shí)驗(yàn)室。僅在2006年,Altera就先后與西安電子科技大學(xué)、武漢工程大學(xué)以及武漢科技大學(xué)成立了聯(lián)合實(shí)驗(yàn)室,而Altera與復(fù)旦大學(xué)合建的HardCopy實(shí)驗(yàn)室也將在近日啟用。據(jù)了解,Altera為了實(shí)施其中國(guó)的大學(xué)計(jì)劃、論文競(jìng)賽、聯(lián)合實(shí)驗(yàn)室等已投入了900萬(wàn)美元。此次Altera為EDA/SOPC實(shí)驗(yàn)室和培訓(xùn)中心提供了價(jià)值超過(guò)70萬(wàn)美元的硬件開發(fā)系統(tǒng)和配套軟件,其中包括200套最新的Quartus II和Nios II軟件,20多種IP核,以及一些Altera專門為教學(xué)所需而設(shè)計(jì)的開發(fā)板等。

  對(duì)于中國(guó)市場(chǎng),Altera早已視為必爭(zhēng)之地。據(jù)悉,Altera上海代表處已升級(jí)為公司全球技術(shù)支持中心之一。通過(guò)這樣的一些長(zhǎng)期戰(zhàn)略,該公司表示將進(jìn)一步加快在中國(guó)的業(yè)務(wù)發(fā)展。



關(guān)鍵詞:

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉