新聞中心

EEPW首頁 > 手機(jī)與無線通信 > 設(shè)計(jì)應(yīng)用 > 基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案

基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案

作者: 時(shí)間:2011-01-13 來源:網(wǎng)絡(luò) 收藏

  DP83865是National Semiconductor公司的全特性物理層收發(fā)器,集成了PMD子層以支持10BASE-T,100BASE-TX和1000BASE-T協(xié)議,具有超低功耗,3.3V或2.5VMAC接口。

  5 開發(fā)環(huán)境

  利用Ahera強(qiáng)大的SOPC Builder系統(tǒng)開發(fā)工具和Quar-tusII軟件設(shè)計(jì),QuartusII和niosII的SOPC設(shè)計(jì)流程如圖5所示,SOPC開發(fā)流程比的開發(fā)流程(細(xì)線框)多增加處理器及其外設(shè)接口的定制步驟和軟件開發(fā)步驟(粗線框)。這些新增加的步驟在SOPC Builder,niosII IDE工具的協(xié)助下能夠輕松完成。

SOPC設(shè)計(jì)流程

  6 結(jié)語

  使用網(wǎng)系統(tǒng)可直接將處理的高速信號(hào)從網(wǎng)口發(fā)送給遠(yuǎn)端處理計(jì)算平臺(tái),節(jié)省功率放大器和高頻電纜等,減少投入,加強(qiáng)系統(tǒng)的集成性和可靠性,更便于設(shè)計(jì)人員的調(diào)試,且接口更具通用性和擴(kuò)展性。


上一頁 1 2 3 4 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉