基于VHDL的圖像傳感器TCDl206的驅(qū)動(dòng)設(shè)計(jì)
3.2.2模塊電路的VHDL設(shè)計(jì)
每個(gè)模塊的VHDL設(shè)計(jì)都包括如下部分:1)定義所需的庫(kù)函數(shù);2)定義輸入、輸出端口;3)對(duì)設(shè)計(jì)所需預(yù)置數(shù)初始化;4)相關(guān)功能的實(shí)現(xiàn)語(yǔ)句。CCD驅(qū)動(dòng)程序主體部分設(shè)計(jì)如下:本文引用地址:http://m.butianyuan.cn/article/163168.htm
4 設(shè)計(jì)結(jié)果仿真
圖4是在Altem公司的QUARTUS II開發(fā)系統(tǒng)中仿真的波形.從圖中可以看出,產(chǎn)生的4路驅(qū)動(dòng)脈沖完全滿足TCDl206所需的時(shí)序脈沖,達(dá)到驅(qū)動(dòng)要求。
5 結(jié)束語(yǔ)
VHDL是一種自上向下設(shè)計(jì)的硬件描述語(yǔ)言,同時(shí)又具有高級(jí)語(yǔ)言的特性,這使得用這種硬件描述語(yǔ)言設(shè)計(jì)的邏輯功能比較容易實(shí)現(xiàn)。同時(shí)VHDL語(yǔ)言具有很好的可重用性和可移植能力,能夠減輕工作量。利用VHDL設(shè)計(jì)整個(gè)傳感器的驅(qū)動(dòng),并與硬件原理圖相結(jié)合,不同于以往以單純的硬件設(shè)計(jì)實(shí)現(xiàn),這樣不僅利于修改而且設(shè)計(jì)周期短。因此,基于VHDL對(duì)TCDl206驅(qū)動(dòng)電路的設(shè)計(jì)是一種較實(shí)用的設(shè)計(jì)方案。
評(píng)論