新聞中心

EEPW首頁(yè) > 消費(fèi)電子 > 設(shè)計(jì)應(yīng)用 > 利用CPLD解決便攜式產(chǎn)品設(shè)計(jì)的挑戰(zhàn)

利用CPLD解決便攜式產(chǎn)品設(shè)計(jì)的挑戰(zhàn)

作者: 時(shí)間:2010-12-26 來(lái)源:網(wǎng)絡(luò) 收藏

  
  系統(tǒng)集成
  
  通過(guò)減少電路板上的元件,可使系統(tǒng)總成本降低。當(dāng)使用多個(gè)電路板元件時(shí),制造成本,包括裝配,包裝和運(yùn)輸都會(huì)增加總的電路板成本。此外,電路板上的元件越多,故障率越高,這是由于焊球之間的殘留物和其它隨機(jī)故障所致。
  
  減少元件也可以降低功耗。如今,低功耗用來(lái)整合外部時(shí)鐘源和標(biāo)準(zhǔn)分立邏輯器件,如7400系列邏輯器件。單個(gè)可編程邏輯器件可用于集成多個(gè)分立的74xxx器件,還能實(shí)現(xiàn)其它功能,如I/O擴(kuò)展,電平轉(zhuǎn)換和時(shí)序控制。
  
  針對(duì)系統(tǒng)集成,除了器件上邏輯密度為32~256的宏單元之外,ispMACH 4000ZE 還具有片上用戶振蕩器和針對(duì)上電時(shí)序的定時(shí)器、鍵盤(pán)掃描和顯示控制器功能。振蕩器輸出的典型頻率為5MHz,而且還可進(jìn)一步分頻為128(7位)、1024(10位)或1048576(20位),以工作在更低的頻率下。使用內(nèi)的集成振蕩器的好處是能降低電路板成本、簡(jiǎn)化庫(kù)存管理和使產(chǎn)品過(guò)期風(fēng)險(xiǎn)最小化,這些因素通常與使用分立元件有關(guān)。下表對(duì)可用于系統(tǒng)的最新一代CPLD系列進(jìn)行了比較。

本文引用地址:http://m.butianyuan.cn/article/166303.htm


  
  針對(duì)系統(tǒng)的CPLD系列的比較。
  
  本文小結(jié)
  
  CPLD正在被越來(lái)越廣泛地應(yīng)用于產(chǎn)品,具有零待機(jī)功耗選擇、節(jié)省面積的超小型封裝和增強(qiáng)的系統(tǒng)集成功能等優(yōu)點(diǎn)。與過(guò)去使用的ASIC和ASSP相比,CPLD為設(shè)計(jì)人員提供了一個(gè)有著顯著優(yōu)勢(shì)的低成本系統(tǒng)方案。此外,CPLD使得設(shè)計(jì)人員能在更短的時(shí)間內(nèi)根據(jù)消費(fèi)者的需求增加新的特性和功能,使產(chǎn)品更快上市,而且風(fēng)險(xiǎn)更小。

p2p機(jī)相關(guān)文章:p2p原理



上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉