新聞中心

EEPW首頁(yè) > 消費(fèi)電子 > 設(shè)計(jì)應(yīng)用 > 新型數(shù)字CCD相機(jī)及其圖像數(shù)據(jù)傳輸卡設(shè)計(jì)

新型數(shù)字CCD相機(jī)及其圖像數(shù)據(jù)傳輸卡設(shè)計(jì)

作者: 時(shí)間:2009-08-28 來(lái)源:網(wǎng)絡(luò) 收藏

CCD卡的實(shí)現(xiàn)

在應(yīng)用系統(tǒng)中,CCD卡的主要任務(wù)是產(chǎn)生工作所需的輸入信號(hào),解譯相機(jī)的輸出信號(hào),使相機(jī)在電控方式下工作并實(shí)時(shí)、正確地抓取相機(jī)輸出的數(shù)據(jù),在相機(jī)和計(jì)算機(jī)內(nèi)存之間建立硬件傳輸通道。為了適應(yīng)CCD相機(jī)速率的不斷提高,早期基于ISA總線的圖像數(shù)據(jù)傳輸卡正逐步向基于PCI總線的傳輸卡過(guò)渡。

2.1 圖像數(shù)據(jù)傳輸卡電路說(shuō)明

筆者開(kāi)發(fā)的適用于DALSA公司CA-D7-1024T型數(shù)字CCD相機(jī)的圖像傳輸卡的原理框圖如圖2所示。

驅(qū)動(dòng)轉(zhuǎn)換接口電路對(duì)相機(jī)與傳輸卡間的接口信號(hào)進(jìn)行RS422和TTL電平間的相互轉(zhuǎn)換;雙口RAM為幀存儲(chǔ)器,經(jīng)編程控制可將相機(jī)輸出的一幀圖像數(shù)據(jù)寫(xiě)入,或經(jīng)PCI橋讀出圖像數(shù)據(jù)至內(nèi)存。采用幀存儲(chǔ)器可以實(shí)現(xiàn)多個(gè)相機(jī)同時(shí)曝光,圖像數(shù)據(jù)分時(shí)通過(guò)計(jì)算機(jī)總線寫(xiě)入內(nèi)存。FPGA?xí)r序發(fā)生器用來(lái)產(chǎn)生雙口RAM的地址線、讀寫(xiě)控制線以及相機(jī)和傳輸卡正常工作所需的聯(lián)絡(luò)信號(hào)。PCI接口芯片是計(jì)算機(jī)與雙口RAM及FPGA間的橋梁,在它們之間實(shí)現(xiàn)數(shù)據(jù)、控制信號(hào)的傳輸,并可通過(guò)初始化設(shè)置,實(shí)現(xiàn)PCI協(xié)議提供的各種傳輸模式。

2.2 FPGA?xí)r序邏輯發(fā)生器

本圖像數(shù)據(jù)傳輸卡采用ALTRA公司生產(chǎn)的FPGA芯片EPM7128SLC84-15作為時(shí)序邏輯發(fā)生器。通過(guò)在系統(tǒng)編程(ISP)使其實(shí)現(xiàn)一個(gè)20位計(jì)數(shù)器、一個(gè)1位計(jì)數(shù)器、兩個(gè)鎖存器及十幾個(gè)非標(biāo)邏輯門(mén)的功能。其中20位計(jì)數(shù)器給1M×4Bit的幀存儲(chǔ)器提供地址;1位計(jì)數(shù)器用來(lái)對(duì)卡上的30MHz時(shí)鐘信號(hào)進(jìn)行二分頻,產(chǎn)生15MHz的VCLK信號(hào);兩個(gè)鎖存器分別輸出行同步和場(chǎng)同步信號(hào);邏輯門(mén)用來(lái)實(shí)現(xiàn)信號(hào)的與、或、非等邏輯運(yùn)算。

ALTERA公司的MAX+PLUSⅡ編程仿真工具軟件,可對(duì)FPGA芯片進(jìn)行在系統(tǒng)編程、仿真、調(diào)試,大大提高了傳輸卡設(shè)計(jì)的靈活性和對(duì)不同型號(hào)相機(jī)的適應(yīng)能力,縮短了傳輸卡的研發(fā)周期。使用AHDL編程語(yǔ)言對(duì)FPGA芯片進(jìn)行在系統(tǒng)編程,程序文件的主體如下:

BEGIN

HSYNC = lpm_ff_component2.q0..0

lpm_ff_component2.clock = FVALT&STROBT&LVALT&

GP5  # GP5&VCLK

lpm_ff_component2.data0..0 = HSYNN

VSYNC = lpm_ff_component3.q0..0



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉