G.729語(yǔ)音編碼算法研究及基于DSP的實(shí)現(xiàn)
即:
1.3 G.729A+B比特流結(jié)構(gòu)
G.729A的比特流結(jié)構(gòu)如表1所列。
由于G.729B引入了VAD和CNG,與G.729A相比碼流結(jié)構(gòu)增加了SID(Silence Insettion Descrtptor),其中帶有靜音的信息。SID的碼流結(jié)構(gòu)如表2所列。
2 基于DSP的系統(tǒng)實(shí)現(xiàn)方案
2.1 硬件平臺(tái)設(shè)計(jì)
TMS320VC5510是一款16位定點(diǎn)數(shù)字信號(hào)處理器,具有較高的操作靈活性和運(yùn)行速度;同等條件下其內(nèi)核的功耗僅為54系列DSP的1/3,而且具有更高的代碼執(zhí)行效率,其指令也與54系列的相互兼容,可以很方便地進(jìn)行代碼的移植,它的最高數(shù)字信號(hào)的處理能力為200 MIPS,能夠很好地滿足本平臺(tái)對(duì)運(yùn)算的要求。本系統(tǒng)基于多片DSP處理器,實(shí)現(xiàn)多路話音的G.729(以下將G.729A+B簡(jiǎn)稱為G.729)編解碼,同時(shí)DSP通過(guò)HPI接口與上位機(jī)進(jìn)行通信,并接受上位機(jī)的控制,DSP的PCM數(shù)據(jù)由FPGA進(jìn)行協(xié)調(diào),比特流數(shù)據(jù)的收發(fā)可以由FPGA進(jìn)行協(xié)調(diào)或由HPI接口進(jìn)行操作。整個(gè)系統(tǒng)的硬件平臺(tái)如圖3所示。
本設(shè)計(jì)首先將上位機(jī)來(lái)的IP包進(jìn)行解包,再進(jìn)行G.729編碼到PCM編碼的轉(zhuǎn)換,得到的PCM信號(hào)送往FPGA內(nèi)的TDM交換矩陣做時(shí)隙交換或實(shí)現(xiàn)會(huì)議功能,再將需要輸出的PCM信號(hào)作編碼轉(zhuǎn)換,封裝成IP包后發(fā)往上位機(jī)。
評(píng)論