AD73360在電力負荷控制終端中的應(yīng)用
由于電力負荷控制終端常常要工作于惡劣的環(huán)境中.因而必須正確處理“模擬地”和“數(shù)字地”。由于數(shù)字電路是非線性的,其邏輯門的開關(guān)都會產(chǎn)生電流沖擊,因而在數(shù)字地上的高頻會產(chǎn)生強烈擾動,因此,數(shù)字地和模擬地不能有共同路徑或者環(huán)路,只應(yīng)單點連接。為了盡量減小A/D模擬部分和數(shù)字部分間的干擾,可采取數(shù)字和模擬部分單獨供電的方式。其中,數(shù)字電源和模擬電源與地線之間都應(yīng)用0.01μF的陶瓷電容和4.7μF的鉭電容并聯(lián)去耦。圖3所示是模擬地和數(shù)字地之間的連接電路。本文引用地址:http://m.butianyuan.cn/article/180963.htm
3 接口設(shè)計
這樣合適的處理器芯片是諧波電能計量結(jié)果準確性的重要保證。三相多功能諧波電能表要求能準確計量基波和2~21次諧波的各次電能,其要求的采樣頻率為fs≥2fmax=2x21x50 Hz=2 100 Hz。FFT算法通常取采樣點數(shù)為2N。根據(jù)AD73360的轉(zhuǎn)換速度以及ADSP-BF53l的數(shù)據(jù)處理速度。本設(shè)計取N=9,即采樣點數(shù)為29=512。ADSPBF531在主頻300 MHz時可實現(xiàn)每秒6億次乘加,完全可以滿足對AD73360的各種控制、數(shù)據(jù)轉(zhuǎn)換、讀取和保存等各項操作指令的時間要求。
ADSP-BF53l處理器有2個SPI兼容端口,能夠使控制器與多個SPI兼容的設(shè)備通信。SPI端口提供有全雙工的同步串行接口,可支持主從模式和多主環(huán)境。另外,SPI的波特率和時鐘相位/極性都是可編程的,而且都集成有一個DMA控制器,可配置為發(fā)送或接收數(shù)據(jù)流。而SPI的DMA控制器在任意給定時間,只能進行單向訪問。故在傳輸過程中,SPI端口在2個串行數(shù)據(jù)線上可以通過移入和移出數(shù)據(jù).來同時完成發(fā)送和接收工作。它的串行時鐘線可以保持2條串行數(shù)據(jù)線上的數(shù)據(jù)移位和采樣同步。
AD73360和ADSP-BF53l的接口電路如圖4所示。由于AD73360和ADSP-BF531都支持工業(yè)標準的六線同步串行口。因而兩者之間的接口電路非常簡單。圖4中的四個幀同步信號連接成幀同步返回環(huán)方式,即讓AD73360的輸出幀同步信號SDOFS輸出到AD73360的輸入幀同步信號SDIFS,而讓BF531的發(fā)送幀同步信號TFS輸出到接收幀同步信號RFS。這樣,無論是發(fā)送幀同步信號還是接收幀同步信號,都會被強迫與SDOFS保持同步。AD3360的數(shù)據(jù)輸入信號SDI和數(shù)據(jù)輸出信號SDO分別與BF531的數(shù)據(jù)發(fā)送信號DX和數(shù)據(jù)接收信號DR相連。BF53l的標志輸出信號XF連接到AD73360的使能信號SE和復(fù)位信號。
評論